JP4504403B2 - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP4504403B2 JP4504403B2 JP2007222600A JP2007222600A JP4504403B2 JP 4504403 B2 JP4504403 B2 JP 4504403B2 JP 2007222600 A JP2007222600 A JP 2007222600A JP 2007222600 A JP2007222600 A JP 2007222600A JP 4504403 B2 JP4504403 B2 JP 4504403B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- interlayer insulating
- metal wiring
- wiring layer
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 83
- 239000011229 interlayer Substances 0.000 claims description 123
- 239000000758 substrate Substances 0.000 claims description 13
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 7
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 4
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims 1
- 229910052799 carbon Inorganic materials 0.000 claims 1
- 239000010410 layer Substances 0.000 description 152
- 239000002184 metal Substances 0.000 description 118
- 230000015654 memory Effects 0.000 description 81
- 238000004519 manufacturing process Methods 0.000 description 32
- 238000005530 etching Methods 0.000 description 28
- 229910004298 SiO 2 Inorganic materials 0.000 description 25
- 239000000463 material Substances 0.000 description 23
- 238000000034 method Methods 0.000 description 20
- 230000000694 effects Effects 0.000 description 15
- 230000006870 function Effects 0.000 description 15
- 230000004048 modification Effects 0.000 description 11
- 238000012986 modification Methods 0.000 description 11
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 11
- 238000009792 diffusion process Methods 0.000 description 9
- 239000012535 impurity Substances 0.000 description 9
- 238000001312 dry etching Methods 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 6
- 238000001020 plasma etching Methods 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 4
- 239000000470 constituent Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 239000013256 coordination polymer Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- 229910003855 HfAlO Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910010413 TiO 2 Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76832—Multiple layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76885—By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
この発明の第1の実施形態に係る半導体装置について図1を用いて説明する。図1は本実施形態に従った半導体装置の平面図であり、特に金属配線層とこの金属配線層下に設けられたコンタクトプラグとを示す図である。
(1)金属配線層の製造精度を向上出来る。
本実施形態に従った構成であると、層間絶縁膜6上にエッチングストッパーとしてのSiN膜7が設けられている。従って、金属配線層2形成用の溝14形成時において、層間絶縁膜8、層間絶縁膜9のエッチングはSiN膜7上で一旦停止する(図8(a)乃至(c)参照)。その結果、金属配線層2を埋め込む溝14の深さはほぼ均一となる。換言すれば、溝14形成時の層間絶縁膜8、層間絶縁膜9のエッチングはSiN膜7に達するまで行えば良く、層間絶縁膜8、層間絶縁膜9のエッチングの終端位置が明確である。従って、溝14の深さ制御が容易となる。
本実施形態に従った構成であると、図2(a)に示すように、SiO2膜よりも誘電率の高いSiN膜7の上面は、金属配線層2の底面と同じ高さか、それよりも低い位置にある。そして金属配線層2間には、SiNよりも誘電率の低いSiO2膜が存在する。その結果、隣接する金属配線層2間にSiNが存在する場合に比べて、金属配線層2間における配線間容量が低減される。そして配線間容量の低減により、金属配線層2における信号遅延を抑制できる。
次に、この発明の第2の実施形態に従った半導体装置について説明する。本実施形態は、上記第1の実施形態において、コンタクトプラグ3の周囲の領域における絶縁膜7を除去したものである。図13は本実施形態に従った半導体装置の平面図である。なお図13では絶縁膜7も図示している。
(3)半導体装置の消費電力を削減出来る。
本実施形態に従った構成であると、図14(b)に示すようにコンタクトプラグ3が形成される領域A1では、金属配線層2下のSiN膜7が除去されている。その為、コンタクトプラグ周辺はSiN膜7より電気伝導性の低いSiO2膜8で形成されている(図13及び図14(a)、(b)参照)。
半導体プロセスにおいて、SiO2のエッチング条件とSiNのエッチング条件とは異なるのが通常である。すると、上記第1の実施形態において図5で説明したコンタクトホール12の形成工程は、次のようになる。まず、SiO2のエッチング条件により、SiO2膜6をエッチングする。次にエッチング条件をSiNに適したものに変更して、SiN膜7のエッチングを行う。そして、再度エッチング条件をSiO2に適したものに変更して、SiO2膜8のエッチングを行う。
次に、この発明の第3の実施形態に従った半導体記憶装置について説明する。本実施形態は、上記第1の実施形態で説明した構成を、NAND型フラッシュメモリに適用したものである。図23は、本実施形態に係るNAND型フラッシュメモリの備えるメモリアレイの回路図である。
次に、この発明の第4の実施形態に係る半導体記憶装置について説明する。本実施形態は、上記第2の実施形態で説明した構成を、NAND型フラッシュメモリに適用したものである。本実施形態に係るNAND型フラッシュメモリの備えるメモリセルアレイの回路図は、上記第3の実施形態で説明した図23と同様であるので、説明は省略する。
まず図31に示すように、図29の構成において、コンタクトプラグCP2、CP3及び金属配線層49、金属配線層50の断面形状を正円にしても良い。
また、図32に示すように、図29の構成において、コンタクトプラグCP2、CP3及び金属配線層50が第2の方向に対して一列に並んでいても良い。
更に、図33に示すように、図32に示す構成において、コンタクトプラグCP2、CP3及び金属配線層50の断面形状が正円であっても良い。
Claims (4)
- それぞれ第1の方向に延出する複数の素子領域が表面に形成された半導体基板と、
前記半導体基板の上方に形成され、それぞれ前記第1の方向に直交する第2の方向に延出した複数のワード線と、
前記半導体基板の上方で前記複数のワード線間に形成され、それぞれ前記第2の方向に延出した一対の選択ゲート線と、
前記ワード線および前記選択ゲート線の上方に形成され、それぞれ前記第1の方向に延出したビット線と、
前記ビット線と前記ワード線および前記選択ゲート線との間に形成されたシリコン酸化膜からなる層間絶縁膜と、
前記層間絶縁膜と前記ビット線との間に形成されたシリコン窒化膜と、
前記一対の選択ゲート線の間の前記素子領域上に配置され、前記ビット線と前記素子領域とを電気的に接続するコンタクトプラグとを備え、
前記ビット線の底面の一部領域は前記コンタクトプラグの上面よりも低く位置し、且つ前記底面の前記一部領域は前記コンタクトプラグの側面に接し、
前記シリコン窒化膜は前記コンタクトプラグに接することのないように前記一対の選択ゲート線間で分離されていることを特徴とする半導体記憶装置。 - 前記シリコン窒化膜は、更にカーボン(C)を含むことを特徴とする請求項1記載の半導体記憶装置。
- 前記コンタクトプラグは前記第1の方向に長軸を有し、前記第2の方向に短軸を有する楕円形状であることを特徴とする請求項1記載の半導体記憶装置。
- 隣接する前記コンタクトプラグは千鳥状に配置されたことを特徴とする請求項1記載の半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007222600A JP4504403B2 (ja) | 2007-08-29 | 2007-08-29 | 半導体記憶装置 |
US12/199,022 US8350387B2 (en) | 2007-08-29 | 2008-08-27 | Semiconductor device and semiconductor storage device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007222600A JP4504403B2 (ja) | 2007-08-29 | 2007-08-29 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009054941A JP2009054941A (ja) | 2009-03-12 |
JP4504403B2 true JP4504403B2 (ja) | 2010-07-14 |
Family
ID=40505728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007222600A Expired - Fee Related JP4504403B2 (ja) | 2007-08-29 | 2007-08-29 | 半導体記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8350387B2 (ja) |
JP (1) | JP4504403B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011023389A (ja) * | 2009-07-13 | 2011-02-03 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2011054658A (ja) | 2009-08-31 | 2011-03-17 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2012174982A (ja) | 2011-02-23 | 2012-09-10 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP2013080861A (ja) | 2011-10-05 | 2013-05-02 | Toshiba Corp | 半導体装置 |
JP2015056478A (ja) * | 2013-09-11 | 2015-03-23 | 株式会社東芝 | 半導体装置および半導体装置の製造方法 |
US11088252B2 (en) | 2019-03-04 | 2021-08-10 | Sandisk Technologies Llc | Three-dimensional memory device with a silicon carbon nitride interfacial layer in a charge storage layer and methods of making the same |
US11114462B1 (en) | 2020-02-19 | 2021-09-07 | Sandisk Technologies Llc | Three-dimensional memory device with composite charge storage structures and methods for forming the same |
US11101289B1 (en) | 2020-02-19 | 2021-08-24 | Sandisk Technologies Llc | Three-dimensional memory device with composite charge storage structures and methods for forming the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000012686A (ja) * | 1998-06-22 | 2000-01-14 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP2000091427A (ja) * | 1998-09-11 | 2000-03-31 | Nec Corp | 半導体装置とその製造方法 |
JP2005317138A (ja) * | 2004-04-28 | 2005-11-10 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2006121038A (ja) * | 2004-10-21 | 2006-05-11 | Hynix Semiconductor Inc | 半導体メモリ素子の金属配線形成方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960002006B1 (ko) * | 1991-03-12 | 1996-02-09 | 가부시끼가이샤 도시바 | 2개의 기준 레벨을 사용하는 기록 검증 제어기를 갖는 전기적으로 소거 가능하고 프로그램 가능한 불휘발성 메모리 장치 |
US5357462A (en) * | 1991-09-24 | 1994-10-18 | Kabushiki Kaisha Toshiba | Electrically erasable and programmable non-volatile semiconductor memory with automatic write-verify controller |
JP3695771B2 (ja) * | 1994-04-12 | 2005-09-14 | シャープ株式会社 | 半導体装置及びその製造方法 |
JPH07335757A (ja) * | 1994-06-06 | 1995-12-22 | Sony Corp | 半導体装置およびその製造方法 |
JPH09172067A (ja) * | 1995-10-16 | 1997-06-30 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2814972B2 (ja) * | 1995-12-18 | 1998-10-27 | 日本電気株式会社 | 半導体装置の製造方法 |
US5985746A (en) * | 1996-11-21 | 1999-11-16 | Lsi Logic Corporation | Process for forming self-aligned conductive plugs in multiple insulation levels in integrated circuit structures and resulting product |
JPH10199972A (ja) * | 1997-01-08 | 1998-07-31 | Sony Corp | 配線構造の形成方法および配線構造 |
JPH10242271A (ja) | 1997-02-28 | 1998-09-11 | Sony Corp | 半導体装置及びその製造方法 |
JP2003045964A (ja) | 2001-07-30 | 2003-02-14 | Nec Corp | 半導体装置及びその製造方法 |
JP2005038884A (ja) * | 2003-07-15 | 2005-02-10 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
JP2005116970A (ja) * | 2003-10-10 | 2005-04-28 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2005150457A (ja) * | 2003-11-17 | 2005-06-09 | Toshiba Corp | 磁気記憶装置 |
JP2005294518A (ja) * | 2004-03-31 | 2005-10-20 | Toshiba Corp | 半導体装置およびその製造方法 |
-
2007
- 2007-08-29 JP JP2007222600A patent/JP4504403B2/ja not_active Expired - Fee Related
-
2008
- 2008-08-27 US US12/199,022 patent/US8350387B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000012686A (ja) * | 1998-06-22 | 2000-01-14 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP2000091427A (ja) * | 1998-09-11 | 2000-03-31 | Nec Corp | 半導体装置とその製造方法 |
JP2005317138A (ja) * | 2004-04-28 | 2005-11-10 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2006121038A (ja) * | 2004-10-21 | 2006-05-11 | Hynix Semiconductor Inc | 半導体メモリ素子の金属配線形成方法 |
Also Published As
Publication number | Publication date |
---|---|
US20090091040A1 (en) | 2009-04-09 |
JP2009054941A (ja) | 2009-03-12 |
US8350387B2 (en) | 2013-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4764461B2 (ja) | 半導体装置 | |
JP4866652B2 (ja) | 半導体記憶装置 | |
US7518915B2 (en) | Nonvolatile semiconductor storage device | |
JP4504403B2 (ja) | 半導体記憶装置 | |
US9070743B2 (en) | Semiconductor memory and manufacturing method of the same | |
KR20090037690A (ko) | 비휘발성 메모리 소자, 그 동작 방법 및 그 제조 방법 | |
US8212303B2 (en) | Nonvolatile semiconductor memory device | |
JP5389074B2 (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
US7636256B2 (en) | Semiconductor memory device | |
US10515819B2 (en) | Semiconductor device | |
US20080006885A1 (en) | Semiconductor integrated circuit device and method of manufacturing | |
KR20050094763A (ko) | 불휘발성 반도체 기억장치 및 그 제조방법 | |
TWI731551B (zh) | 半導體記憶裝置及其製造方法 | |
US20160093633A1 (en) | Semiconductor memory device and manufacturing method thereof | |
KR20070098463A (ko) | 반도체장치 및 그 제조방법 | |
JP4271111B2 (ja) | 不揮発性半導体記憶装置 | |
JP2013201185A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
CN100517723C (zh) | 非易失性半导体存储器件 | |
JP5269484B2 (ja) | 半導体記憶装置 | |
JP2007287795A (ja) | 不揮発性半導体記憶装置 | |
KR20070078692A (ko) | 반도체 장치 | |
US20100001401A1 (en) | Semiconductor device including interconnect layer made of copper | |
US20070262371A1 (en) | Semiconductor device and manufacturing method thereof | |
US8502298B2 (en) | Semiconductor device and method of manufacturing the same | |
JP2008166415A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090806 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100215 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100330 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100422 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130430 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140430 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |