JP2009021870A - Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method - Google Patents
Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method Download PDFInfo
- Publication number
- JP2009021870A JP2009021870A JP2007183484A JP2007183484A JP2009021870A JP 2009021870 A JP2009021870 A JP 2009021870A JP 2007183484 A JP2007183484 A JP 2007183484A JP 2007183484 A JP2007183484 A JP 2007183484A JP 2009021870 A JP2009021870 A JP 2009021870A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- level
- basic
- signals
- transition time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H19/00—Networks using time-varying elements, e.g. N-path filters
- H03H19/004—Switched capacitor networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/40—Gating or clocking signals applied to all stages, i.e. synchronous counters
- H03K23/50—Gating or clocking signals applied to all stages, i.e. synchronous counters using bi-stable regenerative trigger circuits
- H03K23/54—Ring counters, i.e. feedback shift register counters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/15—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
- H03K5/15013—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs
- H03K5/1506—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages
- H03K5/15093—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with parallel driven output stages; with synchronously driven series connected output stages using devices arranged in a shift register
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manipulation Of Pulses (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Networks Using Active Elements (AREA)
Abstract
Description
本発明は、信号生成装置、フィルタ装置、信号生成方法およびフィルタ方法に関する。 The present invention relates to a signal generation device, a filter device, a signal generation method, and a filter method.
無線通信においては、動画データ、静止画データ、音楽データなどの各種データが送受信されている。近年、上記各種データは、精度の向上と共にデータ量も増加する傾向にあるため、無線通信には、より高速な通信速度(送受信性能)が要求されている。一般に、高速な通信速度を得るためには、広範にわたる周波数帯域が必要である。例えば。数百Mbps〜数Gbpsの通信速度を得るためには、無線通信装置は、数百MHz〜数GHzの周波数帯域を利用する必要がある。 In wireless communication, various data such as moving image data, still image data, and music data are transmitted and received. In recent years, the above-mentioned various types of data tend to increase in data amount as the accuracy improves. Therefore, a higher communication speed (transmission / reception performance) is required for wireless communication. In general, in order to obtain a high communication speed, a wide frequency band is required. For example. In order to obtain a communication speed of several hundred Mbps to several Gbps, the wireless communication device needs to use a frequency band of several hundred MHz to several GHz.
また、無線通信装置は、このように広範に渡る周波数帯域を有する広帯域信号に対し、増幅、周波数変換、周波数選択、および利得調整などの信号処理をCMOSプロセスを用いて適切に行う必要がある。一方、CMOSの微細化に伴い、素子間の特性のばらつき、電源電圧の低下などの設計上の制約が生じているため、広帯域信号を取り扱う高性能な回路を実現することが困難になりつつある。特に、周波数選択を行なうフィルタ回路においては、一般に高い素子精度が要求されるため、従来の連続時間アナログ回路に基づく設計法方法では、無線通信装置設計上のボトルネックになりかねない。 In addition, the wireless communication apparatus needs to appropriately perform signal processing such as amplification, frequency conversion, frequency selection, and gain adjustment on a wideband signal having such a wide frequency band using a CMOS process. On the other hand, along with the miniaturization of CMOS, design restrictions such as variations in characteristics between elements and a decrease in power supply voltage have arisen, making it difficult to realize high-performance circuits that handle wideband signals. . In particular, a filter circuit that performs frequency selection generally requires high element accuracy. Therefore, a conventional design method based on a continuous-time analog circuit may become a bottleneck in designing a radio communication device.
かかる事情に鑑みて、フィルタ回路として、周波数特性がリコンフィギュアブルであるチャージドメインフィルタ回路が提案されている(非特許文献1参照。)。チャージドメインフィルタ回路は複数のキャパシタと、各キャパシタと入力端子を制御信号に基づいて導通させ、異なるキャパシタに順次入力信号をサンプリングさせる複数のスイッチを備える。 In view of such circumstances, a charge domain filter circuit having a reconfigurable frequency characteristic has been proposed as a filter circuit (see Non-Patent Document 1). The charge domain filter circuit includes a plurality of capacitors, and a plurality of switches that cause the capacitors and input terminals to conduct based on a control signal, and sequentially sample input signals to different capacitors.
したがって、各スイッチに供給される制御信号は、オン(信号レベルが第1のレベル)である期間が重複していない必要がある。このような制御信号は、例えば複数のシフトレジスタを駆動することにより生成することができる。 Accordingly, the control signals supplied to the switches need not have overlapping periods during which they are on (the signal level is the first level). Such a control signal can be generated, for example, by driving a plurality of shift registers.
また、非特許文献2には、各々が所定の位相差を有する多相のクロック信号を複数生成することが可能なリングオシレータが記載されている。
Non-Patent
しかし、上述したように、チャージドメインフィルタ回路に供給する制御信号を生成するために複数のシフトレジスタを駆動するとすれば、取り扱う周波数の向上に伴い、消費電力が増大してしまう。また、上記リングオシレータが生成する多相のクロック信号は、各々がオンである期間が重複するため、チャージドメインフィルタ回路に供給する制御信号として用いることはできなかった。 However, as described above, if a plurality of shift registers are driven in order to generate a control signal to be supplied to the charge domain filter circuit, power consumption increases with an improvement in the frequency to be handled. Further, the multi-phase clock signals generated by the ring oscillator cannot be used as control signals supplied to the charge domain filter circuit because the periods during which they are on overlap.
そこで、本発明は、上記問題に鑑みてなされたものであり、本発明の目的とするところは、消費電力を抑制しつつ、信号レベルが第1のレベルである期間が各々重複しない複数のパルス信号を生成することが可能な、新規かつ改良された信号生成装置、フィルタ装置、信号生成方法およびフィルタ方法を提供することにある。 Accordingly, the present invention has been made in view of the above problems, and an object of the present invention is to reduce a power consumption and to reduce a plurality of pulses in which periods in which the signal level is the first level do not overlap each other. It is an object of the present invention to provide a new and improved signal generation device, filter device, signal generation method and filter method capable of generating a signal.
上記課題を解決するために、本発明のある観点によれば、各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成する多相発振部と、前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点以前に変化させてパルス信号を生成する遷移時点可変部と、を備える信号生成装置が提供される。 In order to solve the above-described problem, according to an aspect of the present invention, a plurality of basic signals each having the same frequency and a predetermined phase difference, (1) an arbitrary basic signal, And (2) a multiphase oscillation unit that generates a plurality of basic signals in which the next basic signal having the predetermined phase delay with respect to the arbitrary basic signal has a period in which both are maintained at the first level. Changing the transition time of each base signal from the first level to the second level before the transition time of the next base signal from the second level to the first level of each base signal. There is provided a signal generation device including a transition time variable unit that generates a pulse signal.
かかる構成においては、多相発振部が複数の基礎信号を生成し、遷移時点可変部が、各基礎信号の第1のレベルから第2のレベルへの遷移時点を、各基礎信号に対して上記所定の位相遅れを有する次の基礎信号の第2のレベルから第1のレベルへの遷移時点以前に変化させる。すなわち、遷移時点可変部は、多相発振部により生成された基礎信号に基づいて、信号レベルが第1のレベルに維持される期間が各々重複しない複数のパルス信号を生成することができる。 In such a configuration, the multiphase oscillation unit generates a plurality of basic signals, and the transition time variable unit determines the transition time from the first level to the second level of each basic signal for each basic signal. The next base signal having a predetermined phase delay is changed before the transition point from the second level to the first level. That is, the transition time variable unit can generate a plurality of pulse signals that do not overlap each other in the period during which the signal level is maintained at the first level, based on the basic signal generated by the multiphase oscillation unit.
前記遷移時点可変部は、前記多相信号生成部により生成された一の基礎信号と、前記一の基礎信号と前記所定の位相差を有する基礎信号の反転信号と、の論理積を演算して一のパルス信号を生成する論理演算部を備えてもよい。かかる構成においては、多数のシフトレジスタを動作させることなく信号レベルが第1のレベルである期間が各々重複しない複数のパルス信号を生成することができるため、消費電力を抑制することができる。 The transition time variable unit calculates a logical product of the one basic signal generated by the polyphase signal generation unit and the inverted signal of the basic signal having the predetermined phase difference with the one basic signal. You may provide the logic operation part which produces | generates one pulse signal. In such a configuration, a plurality of pulse signals whose signal levels are the first level can be generated without operating a large number of shift registers, so that power consumption can be suppressed.
前記遷移時点可変部は、前記多相信号生成部により生成された一の基礎信号の信号レベルが反転され、前記所定の位相差以下の位相が遅延された信号を生成する遅延部と、前記一の基礎信号と、前記遅延部により生成された信号との論理積を演算して一のパルス信号を生成する論理演算部と、を備えてもよい。かかる構成においては、論理演算部は、遅延部により遅延された位相に対応する期間長さだけ信号レベルが第1のレベルであるパルス信号を生成する。したがって、例えば遅延部が上記所定の位相差に満たない位相が遅延された信号を生成することにより、各々の信号レベルが第1のレベルである期間に間隔を設けることができる。 The transition time variable unit includes a delay unit that generates a signal in which a signal level of one basic signal generated by the multiphase signal generation unit is inverted and a phase equal to or less than the predetermined phase difference is delayed; And a logical operation unit that calculates a logical product of the basic signal and a signal generated by the delay unit to generate one pulse signal. In such a configuration, the logic operation unit generates a pulse signal whose signal level is the first level for a period length corresponding to the phase delayed by the delay unit. Therefore, for example, when the delay unit generates a signal whose phase is less than the predetermined phase difference, an interval can be provided in a period in which each signal level is the first level.
前記多相発振部は、入力された信号の信号レベルが反転され、前記所定の位相だけ遅延された信号を出力する複数の遅延素子を含むリングオシレータであって、前記複数の基礎信号は、前記複数の遅延素子から出力される信号であってもよい。 The multi-phase oscillating unit is a ring oscillator including a plurality of delay elements that output a signal delayed by a predetermined phase, with a signal level of an input signal inverted, and the plurality of basic signals include the plurality of basic signals, It may be a signal output from a plurality of delay elements.
また、上記課題を解決するために、本発明の別の観点によれば、入力信号を順次異なる第1のキャパシタがサンプリングし、前記サンプリングにより複数の第1のキャパシタに蓄えられた電荷の少なくとも一部を出力するフィルタ装置であって、各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成する多相発振部と、前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点と同一、または遷移時点以前に変化させてパルス信号を生成する遷移時点可変部と、前記複数のパルス信号に基づいて、前記第1のキャパシタの各々に順次入力信号をサンプリングさせるスイッチング部と、備えるフィルタ装置が提供される。 In order to solve the above problem, according to another aspect of the present invention, different first capacitors sequentially sample an input signal, and at least one of charges stored in the plurality of first capacitors by the sampling. A plurality of basic signals each having the same frequency and having a predetermined phase difference, (1) an arbitrary basic signal, and (2) the arbitrary A multiphase oscillating unit for generating a plurality of fundamental signals having overlapping periods in which the next fundamental signal having the predetermined phase delay with respect to the fundamental signal is maintained at the first level; The pulse is generated by changing the transition time from one level to the second level to be the same as or before the transition time from the second level to the first level of the next basic signal of each basic signal. Generate signal A transition point variable portion based on said plurality of pulse signals, and a switching unit for sampling sequentially input signals to each of said first capacitor comprises a filter device is provided.
かかる構成においては、多相発振部が複数の基礎信号を生成し、遷移時点可変部が、各基礎信号の第1のレベルから第2のレベルへの遷移時点を、各基礎信号に対して上記所定の位相遅れを有する基礎信号の第2のレベルから第1のレベルへの遷移時点と同一、または該遷移時点以前に変化させる。すなわち、遷移時点可変部は、多相発振部により生成された基礎信号に基づいて、信号レベルが第1のレベルである期間が各々重複しない複数のパルス信号を生成することができる。また、スイッチング部は、遷移時点可変部により生成された複数のパルス信号に基づいて第1のキャパシタの各々に順次入力信号をサンプリングさせる。このように、当該フィルタ装置は、上記パルス信号を生成するために多数のシフトレジスタを動作させる必要がないため、消費電力を抑制することができる。 In such a configuration, the multiphase oscillation unit generates a plurality of basic signals, and the transition time variable unit determines the transition time from the first level to the second level of each basic signal for each basic signal. The basic signal having a predetermined phase delay is changed at the same time as or before the transition time from the second level to the first level. That is, the transition time varying unit can generate a plurality of pulse signals that do not overlap each other in the period in which the signal level is the first level, based on the basic signal generated by the multiphase oscillation unit. Further, the switching unit causes each of the first capacitors to sequentially sample the input signal based on the plurality of pulse signals generated by the transition time variable unit. In this manner, the filter device does not need to operate a large number of shift registers in order to generate the pulse signal, and thus can reduce power consumption.
前記遷移時点可変部は、前記多相信号生成部により生成された一の基礎信号と、前記一の基礎信号と前記所定の位相差を有する基礎信号の反転信号と、の論理積を演算して一のパルス信号を生成する論理演算部を備えてもよい。かかる構成においては、多数のシフトレジスタを動作させることなく信号レベルが第1のレベルである期間が各々重複しない複数のパルス信号を生成することができるため、消費電力を抑制することができる。 The transition time variable unit calculates a logical product of the one basic signal generated by the polyphase signal generation unit and the inverted signal of the basic signal having the predetermined phase difference with the one basic signal. You may provide the logic operation part which produces | generates one pulse signal. In such a configuration, a plurality of pulse signals whose signal levels are the first level can be generated without operating a large number of shift registers, so that power consumption can be suppressed.
前記遷移時点可変部は、前記多相信号生成部により生成された一の基礎信号の信号レベルが反転され、前記所定の位相差以下の位相が遅延された信号を生成する遅延部と、前記一の基礎信号と、前記遅延部により生成された信号との論理積を演算して一のパルス信号を生成する論理演算部と、を備えてもよい。かかる構成においては、論理演算部は、遅延部により遅延された位相に対応する期間長さだけ信号レベルが第1のレベルであるパルス信号を生成する。したがって、例えば遅延部が上記所定の位相差に満たない位相が遅延された信号を生成することにより、各々の信号レベルが第1のレベルである期間に間隔を設けることができる。 The transition time variable unit includes a delay unit that generates a signal in which a signal level of one basic signal generated by the multiphase signal generation unit is inverted and a phase equal to or less than the predetermined phase difference is delayed; And a logical operation unit that calculates a logical product of the basic signal and a signal generated by the delay unit to generate one pulse signal. In such a configuration, the logic operation unit generates a pulse signal whose signal level is the first level for a period length corresponding to the phase delayed by the delay unit. Therefore, for example, when the delay unit generates a signal whose phase is less than the predetermined phase difference, an interval can be provided in a period in which each signal level is the first level.
前記第1のキャパシタは、前記第1のキャパシタの静電容量を減少させるパルス信号が入力される制御端子を備えてもよい。 The first capacitor may include a control terminal to which a pulse signal for decreasing the capacitance of the first capacitor is input.
また、上記課題を解決するために、本発明の別の観点によれば、各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成するステップと、前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点以前に変化させてパルス信号を生成するステップと、を含む信号生成方法が提供される。 In order to solve the above problem, according to another aspect of the present invention, there are a plurality of basic signals each having the same frequency and a predetermined phase difference, and (1) an arbitrary signal And (2) generating a plurality of basic signals having overlapping periods in which the next basic signal having the predetermined phase lag with respect to the arbitrary basic signal is maintained at a first level. Changing the transition time of each base signal from the first level to the second level before the transition time of the next base signal from the second level to the first level of each base signal. Generating a pulse signal is provided.
また、上記課題を解決するために、本発明の別の観点によれば、入力信号を順次異なる第1のキャパシタがサンプリングし、前記サンプリングにより複数の第1のキャパシタに蓄えられた電荷の少なくとも一部を出力するフィルタ装置において実行されるフィルタ方法であって、各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成するステップと、前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点と同一、または遷移時点以前に変化させてパルス信号を生成するステップと、前記複数のパルス信号に基づいて、前記第1のキャパシタの各々に順次入力信号をサンプリングさせるステップと、含むフィルタ方法が提供される。 In order to solve the above problem, according to another aspect of the present invention, different first capacitors sequentially sample an input signal, and at least one of charges stored in the plurality of first capacitors by the sampling. A filter method executed in a filter device that outputs a plurality of basic signals each having the same frequency and a predetermined phase difference, (1) an arbitrary basic signal, and (2) generating a plurality of basic signals in which the next basic signals having the predetermined phase lag with respect to the arbitrary basic signal overlap with each other at a first level; and The transition time from the first level of the signal to the second level is the same as or before the transition time of the second base signal from the second level to the first level of each base signal. Generating a pulse signal by reduction, based on the plurality of pulse signals, the step of sampling the sequentially input signals to each of said first capacitor, the filter process comprising is provided.
以上説明したように本発明にかかる信号生成装置、フィルタ装置、信号生成方法およびフィルタ方法によれば、消費電力を抑制しつつ、信号レベルが第1のレベルである期間が各々重複しない複数のパルス信号を生成することができる。 As described above, according to the signal generation device, the filter device, the signal generation method, and the filter method according to the present invention, a plurality of pulses in which the periods in which the signal level is the first level do not overlap each other while suppressing power consumption. A signal can be generated.
以下に添付図面を参照しながら、本発明の好適な実施の形態について詳細に説明する。なお、本明細書及び図面において、実質的に同一の機能構成を有する構成要素については、同一の符号を付することにより重複説明を省略する。 Exemplary embodiments of the present invention will be described below in detail with reference to the accompanying drawings. In addition, in this specification and drawing, about the component which has the substantially same function structure, duplication description is abbreviate | omitted by attaching | subjecting the same code | symbol.
また、以下に示す項目の順序にしたがって当該「発明を実施するための最良の形態」を説明する。
〔1〕本実施形態にかかるフィルタ装置の概要
〔2〕本実施形態に関連するクロックパルス生成回路の課題
〔3〕フィルタ装置を構成する制御信号生成部
〔3−1〕遷移時点可変部の第1の構成例
〔3−2〕遷移時点可変部の第2の構成例
〔3−3〕遷移時点可変部の第3の構成例
〔4〕フィルタ装置において実行されるフィルタ方法
〔5〕まとめ
Further, the “best mode for carrying out the invention” will be described in the order of items shown below.
[1] Outline of filter device according to this embodiment [2] Problems of clock pulse generation circuit related to this embodiment [3] Control signal generation unit constituting filter device [3-1] First of transition
〔1〕本実施形態にかかるフィルタ装置の概要
まず、図1〜図4を参照しつつ、本実施形態にかかるフィルタ装置100の概要を説明する。
[1] Outline of Filter Device According to this Embodiment First, an outline of the
図1は、本実施形態にかかるフィルタ装置100の構成を示した説明図である。図2は、フィルタ装置100の動作により得られる出力信号の周波数特性を示した説明図である。図3は、制御信号生成部108により生成される制御信号を示した説明図である。
FIG. 1 is an explanatory diagram showing a configuration of a
図1に示したように、フィルタ装置100は、周波数特性設定部104と、制御信号生成部108と、チャージドメインフィルタ回路110とを備える。周波数特性設定部104は、チャージドメインフィルタ回路110を介して得られる出力信号の周波数特性(図2参照。)を設定する。周波数特性設定部104は、ユーザが所望の周波数特性を得るために、ユーザにより操作されるユーザインターフェースを備えてもよい。
As shown in FIG. 1, the
制御信号生成部108は、周波数特性設定部104により設定されたチャージドメインフィルタ回路110の周波数特性を実現するような制御信号(パルス信号)を生成し、チャージドメインフィルタ回路110に出力する。同一の信号組(φ1r〜φ4、制御信号ψ1r〜制御信号ψ4)に含まれる制御信号は、例えば図3に示したように、互いに所定の位相差を有し、周波数が同一であり、信号レベルがHである期間が各々重複しない。また、当該制御信号は、チャージドメインフィルタ回路110の回路モード(回路構成)を切替えるためのモード切替信号としての機能を有する。
The control
チャージドメインフィルタ回路110は、制御信号生成部108が生成した図3に示す制御信号に基づいて動作し、入力信号をフィルタリングする。チャージドメインフィルタ回路110を構成する後述の第一のフィルタ回路段120介して出力される信号は、例えば図2に示したような周波数特性を有する。
The charge
図2に示したように、後述の第一のフィルタ回路段120介して出力される信号の周波数特性は、制御信号生成部108が生成する制御信号の周期に応じて特定される周波数fsと、その整数倍の周波数とがゼロ点あるいはヌル点となるものである。かかる周波数特性はSINC関数と形状が類似するため、このような周波数特性を与えられる回路をSINCフィルタ回路と称することもできる。また、かかる周波数特性は、制御信号生成部108が生成する制御信号を可変とするのみで変更することができるため、異なる周波数特性を得るために複数のフィルタ回路を設ける必要が無い点で有利である。
As shown in FIG. 2, the frequency characteristic of the signal output through the first
次に、チャージドメインフィルタ回路110の詳細な回路構成を図4を参照しつつ説明する。
Next, a detailed circuit configuration of the charge
図4は、本実施形態にかかるチャージドメインフィルタ回路110の回路構成を示した説明図である。チャージドメインフィルタ回路110は、トランスコンダクタ(gm)114と、IIRキャパシタ118と、第一のフィルタ回路段120と、第二のフィルタ回路段160と、内部または外部に出力キャパシタ170とを備える。また、チャージドメインフィルタ回路110は、図3に示した制御信号が入力されるものとする。また、以下では、第二のフィルタ回路段160で第一のフィルタ回路段120の標本化速度を1/2に落とす(デシメーション)場合を例に説明する。
FIG. 4 is an explanatory diagram showing a circuit configuration of the charge
トランスコンダクタ114は、入力された信号の電圧を、該電圧に比例する電流に変換して出力する信号電流出力部として機能する。IIRキャパシタ118は、トランスコンダクタ12と接続され、チャージドメインフィルタ回路110にIIR特性を付与するよう機能する。なお、チャージドメインフィルタ回路110にIIR特性を付与することは、本実施形態の本質でないため、チャージドメインフィルタ回路110に必ずしもIIRキャパシタ118を設けなくてもよい。
The transconductor 114 functions as a signal current output unit that converts the voltage of the input signal into a current proportional to the voltage and outputs the current. The
第一のフィルタ回路段120は、キャパシタC1、C2、C3およびC4と、スイッチング部としてのスイッチS1、S2、S3、S5、S6、S7、S9、S10、S11、S13、S14およびS15と、を含む。
The first
キャパシタC1、C2、C3およびC4は、電荷を蓄積する機能を有する。また、本実施形態にかかるキャパシタC1、C2、C3およびC4は、容量が可変であるMOSを用いたバリキャップ(バラクタ)や、可変容量ダイオードなどであってもよい。上記MOSは、インバージョン・モードで動作するものであっても、アキュムレーション・モードで動作するものであってもよい。 Capacitors C1, C2, C3 and C4 have a function of accumulating charges. Further, the capacitors C1, C2, C3 and C4 according to the present embodiment may be varicaps (varactors) using MOS whose capacitance is variable, variable capacitance diodes, or the like. The MOS may operate in the inversion mode or may operate in the accumulation mode.
また、本実施形態において、キャパシタC1の脇に記載されたφ4は、チャージドメインフィルタ回路110に入力される制御信号φ4がHレベルである間に、キャパシタC1の容量値が減少されることを示している。キャパシタC2、3および4の脇に記載されたφ2またはφ4も同様である。すなわち、各キャパシタCは、容量値が減少される制御信号が入力される制御端子を備える。キャパシタCがMOSキャパシタである場合には、制御端子は、例えばソースおよびドレインに該当する。
In the present embodiment, φ4 written beside the capacitor C1 indicates that the capacitance value of the capacitor C1 is decreased while the control signal φ4 input to the charge
スイッチS1は、キャパシタC1とトランスコンダクタ114とを導通、または非導通させるためスイッチである。スイッチS1の脇に記載したφ1は、チャージドメインフィルタ回路110に入力される制御信号φ1がHレベルである間、スイッチS1が閉じ、キャパシタC1とトランスコンダクタ114とを導通させることを示している。すなわち、φ1は、チャージドメインフィルタ回路110の少なくとも一部の回路モードを切替えるモード切替信号として機能する。制御信号φ2〜φ4、制御信号φ1r〜φ4r、制御信号ψ1〜ψ4および制御信号ψ1r〜ψ4rも同様にモード切替信号として機能する。
The switch S1 is a switch for electrically connecting or disconnecting the capacitor C1 and the
スイッチS2は、キャパシタC1と、キャパシタC2と、第二のフィルタ回路段160のキャパシタC5またはC7とを導通、または非導通させるためスイッチである。スイッチS2の脇に記載したφ4は、チャージドメインフィルタ回路110に入力される制御信号φ4がHレベルである間、スイッチS2が閉じ、キャパシタC1と、キャパシタC2と、第二のフィルタ回路段160のキャパシタC5またはC7とを導通させようとすることを示している。
The switch S2 is a switch for electrically connecting or disconnecting the capacitor C1, the capacitor C2, and the capacitor C5 or C7 of the second
スイッチS3は、キャパシタC1をVcomと導通、または非導通させるためスイッチである。スイッチS3の脇に記載したφ1rは、チャージドメインフィルタ回路110に入力される制御信号φ1rがHレベルである間、スイッチS3が閉じ、キャパシタC1とVcomとを導通させることを示している。
The switch S3 is a switch for electrically connecting or disconnecting the capacitor C1 and Vcom. Φ1r described beside the switch S3 indicates that the switch S3 is closed while the control signal φ1r input to the charge
スイッチS1と同様に、スイッチS5は制御信号φ2に基づいてキャパシタC2とトランスコンダクタ114とを導通、または非導通させるためスイッチである。また、スイッチS9は制御信号φ3に基づいてキャパシタC3とトランスコンダクタ114とを導通、または非導通させるためスイッチである。また、スイッチS13は制御信号φ4に基づいてキャパシタC4とトランスコンダクタ114とを導通、または非導通させるためスイッチである。
Similar to the switch S1, the switch S5 is a switch for electrically connecting or disconnecting the capacitor C2 and the
スイッチS2と同様に、スイッチS6は制御信号φ4に基づいてキャパシタC1と、キャパシタC2と、第二のフィルタ回路段160のキャパシタC5またはC7とを導通、または非導通させるためスイッチである。また、スイッチS10は制御信号φ2に基づいてキャパシタC3と、キャパシタC4と、第二のフィルタ回路段160のキャパシタC6またはC8とを導通、または非導通させるためスイッチである。また、スイッチS10は制御信号φ4に基づいてキャパシタC3と、キャパシタC4と、第二のフィルタ回路段160のキャパシタC6またはC8とを導通、または非導通させるためスイッチである。
Similar to the switch S2, the switch S6 is a switch for electrically connecting or disconnecting the capacitor C1, the capacitor C2, and the capacitor C5 or C7 of the second
スイッチS3と同様に、スイッチS7は制御信号φ2rに基づいてキャパシタC2をVcomと導通、または非導通させるためスイッチである。また、スイッチS11は制御信号φ3rに基づいてキャパシタC3をVcomと導通、または非導通させるためスイッチである。また、スイッチS15は制御信号φ4rに基づいてキャパシタC4をVcomと導通、または非導通させるためスイッチである。 Similar to the switch S3, the switch S7 is a switch for electrically connecting or disconnecting the capacitor C2 and Vcom based on the control signal φ2r. The switch S11 is a switch for electrically connecting or disconnecting the capacitor C3 and Vcom based on the control signal φ3r. The switch S15 is a switch for electrically connecting or disconnecting the capacitor C4 and Vcom based on the control signal φ4r.
第二のフィルタ回路段160は、キャパシタC5、C6、C7およびC8と、スイッチS17、S18、S19、S21、S22、S23、S25、S26、S27、S29、S30およびS31と、を含む。
The second
キャパシタC5、C6、C7およびC8は、電荷を蓄積する機能を有する。また、本実施形態にかかるキャパシタC5、C6、C7およびC8は、C1、C2、C3およびC4容量を可変とすることが可能な、MOSを用いたバリキャップ(バラクタ)や、可変容量ダイオードなどであってもよい。また、キャパシタC5およびC6は、チャージドメインフィルタ回路110に入力される制御信号ψ4がHレベルである期間に容量値が減少され、キャパシタC7およびC8は、チャージドメインフィルタ回路110に入力される制御信号ψ2がHレベルである期間に容量値が減少される。
Capacitors C5, C6, C7 and C8 have a function of accumulating charges. Further, the capacitors C5, C6, C7 and C8 according to the present embodiment are varicaps (varactors) using MOS, variable capacitance diodes, etc. capable of changing the capacitances of C1, C2, C3 and C4. There may be. Capacitors C5 and C6 have their capacitance values reduced while control signal ψ4 input to charge
スイッチS17は、第一のフィルタ回路段120のキャパシタC1およびC2と、キャパシタC5とを導通、または非導通させるためのスイッチである。スイッチS17の脇に記載したψ1は、チャージドメインフィルタ回路110に入力される制御信号ψ1がHレベルである間、スイッチS17が閉じ、キャパシタC1およびC2と、キャパシタC5とを導通させようとすることを示している。
The switch S17 is a switch for electrically connecting or disconnecting the capacitors C1 and C2 of the first
スイッチS18は、キャパシタC5と、キャパシタC6および出力キャパシタ170とを導通、または非導通させるためのスイッチである。スイッチS18の脇に記載したψ4は、チャージドメインフィルタ回路110に入力される制御信号ψ4がHレベルである間、スイッチS18が閉じ、キャパシタC5およびC6と、出力キャパシタ170とを導通させようとすることを示している。
The switch S18 is a switch for electrically connecting or disconnecting the capacitor C5, the capacitor C6, and the
スイッチS19は、キャパシタC5をVcomと導通、または非導通させるためスイッチである。スイッチS19の脇に記載したψ1rは、チャージドメインフィルタ回路110に入力される制御信号ψ1rがHレベルである間、スイッチS19が閉じ、キャパシタC5とVcomとを導通させることを示している。
The switch S19 is a switch for electrically connecting or disconnecting the capacitor C5 and Vcom. Ψ1r described beside the switch S19 indicates that the switch S19 is closed and the capacitor C5 and Vcom are made conductive while the control signal ψ1r input to the charge
スイッチS17と同様に、スイッチS21は制御信号ψ2に基づいて第一のフィルタ回路段120のキャパシタC3およびC4と、キャパシタC6とを導通、または非導通させるためのスイッチである。また、スイッチS25は制御信号ψ3に基づいて第一のフィルタ回路段120のキャパシタC1およびC2と、キャパシタC7とを導通、または非導通させるためのスイッチである。また、スイッチS29は制御信号ψ4に基づいて第一のフィルタ回路段120のキャパシタC3およびC4と、キャパシタC8とを導通、または非導通させるためのスイッチである。
Similar to the switch S17, the switch S21 is a switch for electrically connecting or disconnecting the capacitors C3 and C4 of the first
スイッチS18と同様に、スイッチS22は制御信号ψ4に基づいてキャパシタC5と、キャパシタC6および出力キャパシタ170とを導通、または非導通させるためのスイッチである。また、スイッチS26は制御信号ψ2に基づいてキャパシタC7と、キャパシタC8および出力キャパシタ170とを導通、または非導通させるためのスイッチである。また、スイッチS30は制御信号ψ2に基づいてキャパシタC7と、キャパシタC8および出力キャパシタ170とを導通、または非導通させようとする。
Similar to the switch S18, the switch S22 is a switch for electrically connecting or disconnecting the capacitor C5, the capacitor C6, and the
スイッチS19と同様に、スイッチS23は制御信号ψ2rに基づいてキャパシタC6をVcomと導通、または非導通させるためのスイッチである。また、スイッチS27は制御信号ψ3rに基づいてキャパシタC7をVcomと導通、または非導通させるためのスイッチである。また、スイッチS31は制御信号ψ4rに基づいてキャパシタC8をVcomと導通、または非導通させるためのスイッチである。 Similar to the switch S19, the switch S23 is a switch for electrically connecting or disconnecting the capacitor C6 and Vcom based on the control signal ψ2r. The switch S27 is a switch for electrically connecting or disconnecting the capacitor C7 and Vcom based on the control signal ψ3r. The switch S31 is a switch for electrically connecting or disconnecting the capacitor C8 and Vcom based on the control signal ψ4r.
出力キャパシタ170は、例えば、チャージドメインフィルタ回路110から出力を取り出すための容量を有する。また、出力キャパシタ170はA/D変換器であってもよい。なお、あるキャパシタCを第1のキャパシタと捉えた場合、該キャパシタCが含まれるフィルタ回路段の後段のフィルタ回路段に含まれるキャパシタCを第2のキャパシタと捉えることができる。
The
〔2〕本実施形態に関連するクロックパルス生成回路の課題
以上、図1〜図4を参照して説明したように、チャージドメインフィルタ回路110を動作させるためには、図3に示したような制御信号を制御信号生成部108が生成し、チャージドメインフィルタ回路110に供給する必要がある。そこで、図3に示したような制御信号を生成可能な本実施形態に関連するクロックパルス生成回路の一例を説明する。
[2] Problems of the clock pulse generation circuit related to the present embodiment As described above with reference to FIGS. 1 to 4, the charge
図5は、本実施形態に関連するクロックパルス生成回路11の構成を示した説明図である。図5に示したように、クロックパルス生成回路11は、発振部21と、フリップフロップD1〜D8を備える巡回型のシフトレジスタである。発振部21は、図6の上段に示した基本クロックφckを生成し、各フリップフロップD1〜D8に供給する。
FIG. 5 is an explanatory diagram showing a configuration of the clock
ここで、各フリップフロップD1〜D8が保持しているデータは、基本クロックφckの立ち上がりのタイミングで次段のフリップフロップD1〜8に送られることとなる。したがって、かかるクロックパルス生成回路11において、一のフリップフロップDの信号レベルをHに設定し、且つ、他の全てのフリップフロップDの信号レベルをLに設定すると、当該一のフリップフロップDに設定されたHデータは、基本クロックφckに従い、順次、次段のフリップフロップDにシフトし、クロックパルス生成回路11内を巡回する。
Here, the data held by each of the flip-flops D1 to D8 is sent to the flip-flops D1 to 8 of the next stage at the rising timing of the basic clock φck. Therefore, in the clock
この際、各フリップフロップD1〜D8から出力される信号のタイミングチャートを図6に示す。なお、図6においては、図面の明瞭性の観点から、各フリップフロップD1〜D8から出力される信号のうち、フリップフロップD1から出力される出力信号φ1r、および、フリップフロップD2から出力される出力信号φ1のみを示し、フリップフロップD3〜D8から出力される出力信号に関しては例示していない。図6に示すように、各々隣接するフリップフロップD1〜D8から出力される出力信号は、各々、基本クロックφckのクロック周期(Δt)に応じた位相ズレを持って生成され、各々、制御信号φ1r、φ1、φ2r、φ2、φ3r、φ3、φ4r、φ4として出力されることとなる。この結果、巡回型のシフトレジスタを用いれば、容易に図3上段と同様の制御信号を生成することが可能となり、もって、チャージドメインフィルタ回路110を動作させるための制御信号を生成することが可能となる。
At this time, a timing chart of signals output from the flip-flops D1 to D8 is shown in FIG. In FIG. 6, from the viewpoint of clarity of the drawing, among the signals output from the flip-flops D1 to D8, the output signal φ1r output from the flip-flop D1 and the output output from the flip-flop D2 Only the signal φ1 is shown, and the output signals output from the flip-flops D3 to D8 are not illustrated. As shown in FIG. 6, the output signals output from the adjacent flip-flops D1 to D8 are each generated with a phase shift corresponding to the clock period (Δt) of the basic clock φck, and the control signals φ1r are respectively generated. , Φ1, φ2r, φ2, φ3r, φ3, φ4r, and φ4. As a result, if a cyclic shift register is used, a control signal similar to that in the upper stage of FIG. 3 can be easily generated, and thus a control signal for operating the charge
ここで、チャージドメインフィルタ回路110においては、例えば制御信号φ1は入力信号をキャパシタCにサンプリングさせるために用いられ、φ1rはキャパシタCに蓄えられている電荷をリセットするために用いられる。
Here, in the charge
したがって、制御信号φ1およびφ1rをはじめ、各制御信号がHに維持される期間は、回路特性の観点からオーバーラップしないようにしてもよい。この点に関し、クロックパルス生成回路11が生成する各制御信号は、HからLへの立下りが次の制御信号のLからHへの立ち上がりと重複する場合がある。そこで、各制御信号の立ち上がりおよび立下りのタイミングも重複しないクロックパルス生成回路12の回路構成を図7に示し、クロックパルス生成回路12により生成されるクロックパルスについて図8に示す。
Therefore, the control signals φ1 and φ1r and other control signals may be kept from being high in terms of the circuit characteristics from the viewpoint of circuit characteristics. In this regard, in each control signal generated by the clock
図7に示したように、クロックパルス生成回路12は、発振部22と、フリップフロップD11〜D26を備える巡回型のシフトレジスタである。発振部22は、図8の上段に示した基本クロックφckを生成し、各フリップフロップD11〜D26に供給する。
As illustrated in FIG. 7, the clock
また、上記クロックパルス生成回路11と同様に、クロックパルス生成回路12において、初期値として一のフリップフロップDの信号レベルをHに設定し、他のフリップフロップD全てにLを設定した場合を想定する。ここで、各フリップフロップD11〜D26が保持しているデータは、クロックパルス生成回路11と同様に、基本クロックφckの立ち上がりのタイミングで次段のフリップフロップD11〜26に送られる。したがって、上記のように初期値として一のフリップフロップDの信号レベルをHに設定すれば、Hデータがクロックパルス生成回路12を巡回する。
Similarly to the clock
このため、フリップフロップD11〜D26の出力を一つおきに抽出すれば、図8の中段および下段に示したような、各々がHである期間が全く重複しない制御信号φ1およびφ1rなどを得ることができる。なお、制御信号φ1は、制御信号φ1rに対して基本クロックφckの2周期(Δt)に対応する位相遅れを有する。また、各制御信号がHである時間は、基本クロックφckの1周期(Δw)に対応する時間である。 Therefore, if every other output of the flip-flops D11 to D26 is extracted, the control signals φ1 and φ1r, etc., in which the periods in which each is H do not overlap at all, as shown in the middle and lower stages of FIG. Can do. Control signal φ1 has a phase delay corresponding to two periods (Δt) of basic clock φck with respect to control signal φ1r. The time when each control signal is H is a time corresponding to one cycle (Δw) of the basic clock φck.
ただし、クロックパルス生成回路12には、クロックパルス生成回路11と比較して倍の段数のフリップフロップDを設ける必要がある。また、発振部22は、発振部21の2倍の周波数の基本クロックを生成する必要がある。なお、クロックパルス生成回路11が生成した制御信号の位相調整を担う回路を設けることでも、各制御信号の信号レベルがHである期間の重複を回避しえる。
However, the clock
ところで、チャージドメインフィルタ回路110は、図6または図8に示した各制御信号の時間間隔Δtに応じた周波数特性を有する。具体的には、チャージドメインフィルタ回路110は、図2に示した最初の減衰極(ノッチ)の周波数fsが各制御信号の時間間隔Δtの逆数である1/ΔtHzとなる。
By the way, the charge
したがって、発振部21または発振部22が生成する基本クロックφckの周波数を高くする事で、チャージドメインフィルタ回路110における最初のノッチ周波数1/Δtを高くする事が可能となる。このように、チャージドメインフィルタ回路110の周波数特性は、クロックパルス生成回路11または12の基本クロックφckの周波数により調整可能である。
Therefore, the
また、より広帯域な信号に対応可能なチャージドメインフィルタ回路110を実現するためには、クロックパルス生成回路11または12がより高い周波数で動作する必要がある。例えば、GHzのオーダーの通過域を確保するために最初のノッチ周波数を4GHzに設定した場合、各制御信号の時間間隔Δtを250psとする必要がある。すなわち、図5に示したクロックパルス生成回路11においては発振部21が4GHzの基本クロックφckを生成し、図7に示したクロックパルス生成回路12においては発振部22が8GHzの基本クロックφckを生成する必要が生じる。
Further, in order to realize the charge
さらに、図4に示した多段のフィルタ回路段を備えるチャージドメインフィルタ回路110において各段間でデシメーションを行なう場合、前段に与える制御信号を生成するクロックパルス生成回路11または12をより高い周波数で動作させる必要がある。
Further, in the charge
例えば、フィルタ回路段が2段カスケード接続されたチャージドメインフィルタ回路110において、各段間で1/2のデシメーションをする場合を考える。また、チャージドメインフィルタ回路110全体の周波数特性として、最初のノッチ周波数を4GHzとする。この場合、チャージドメインフィルタ回路110の後段のフィルタ回路段には、4GHzで動作させたクロックパルス生成回路11が生成した制御信号、または8GHzで動作させたクロックパルス生成回路12が生成した制御信号を供給する必要がある。また、1段目と2段目のデシメーション比を1/2とした場合、チャージドメインフィルタ回路110の前段のフィルタ回路段には、8GHzまたは16GHzで動作させたクロックパルス生成回路11または12が生成した制御信号を供給する必要がある。
For example, in the charge
このように、本実施形態に関連するクロックパルス生成回路11または12では、チャージドメインフィルタ回路110にGHzオーダーの信号を扱わせるために、極めて高速な周波数でシフトレジスタ(複数のフリップフロップ)を動作させる必要がある。また、このように高周波数の制御信号を発生させようとする場合、発振部21または22、および発振部21または22に付属する回路群において消費電力が増大してしまう。
As described above, in the clock
そこで、上記事情を一着眼点にして本実施形態にかかるフィルタ装置100を創作するに至った。本実施形態にかかるフィルタ装置100を構成する制御信号生成部108は、消費電力を抑制しつつ、チャージドメインフィルタ回路110を動作させるための制御信号を生成することができる。以下、図9〜図18を参照しつつ、当該フィルタ装置100を構成する制御信号生成部108および動作を詳細に説明する。
Therefore, the
〔3〕フィルタ装置を構成する制御信号生成部
図9は、制御信号生成部108の構成例を示した機能ブロック図である。図9に示したように、制御信号生成部108は、多相発振器200と、遷移時点可変部300と、を備え、信号生成装置として機能する。
[3] Control Signal Generation Unit Constituting Filter Device FIG. 9 is a functional block diagram showing a configuration example of the control
多相発振器200は、信号レベルがH(第1のレベル、または第2のレベル)とL(第2のレベル、または第1のレベル)の間で遷移し、各々が同一の周波数を有し、且つ、各々の信号間に所定の位相差を有する複数の基礎信号を生成する。また、多相発振器200は、任意の基礎信号の信号レベルがHである期間、および該任意の基礎信号に対して所定の位相遅れを有する次の基礎信号の信号レベルがHである期間が重複する複数の基礎信号を生成する。多相発振器200の一例を図10および図11を参照しつつ説明する。
In the
図10は、多相発振器200の構成例を示した説明図である。図11は、多相発振器200が生成する基礎信号を示した説明図である。図10に示したように、多相発振器200は、入力信号を遅延、および反転させる複数の遅延反転素子210〜280を備えるリングオシレータである。
FIG. 10 is an explanatory diagram showing a configuration example of the
図10に示す例においては、各遅延反転素子210〜280は、複数の信号が入力され、複数の信号を出力する場合を示しているが、一の信号の入出力ごとに一の遅延反転素子を設けてもよい。また、各遅延反転素子210〜280はCMOSプロセスに基づいて構成されても、複数の入力された信号の差動に基づいて動作してもよい。
In the example shown in FIG. 10, each of the
このような多相発振器200からは、図11に示したように、各々が45度の位相差を有する8相の基礎信号が得られる。例えば、各基礎信号の周波数が500MHzである場合には、隣り合う2つの基礎信号の立ち上がりタイミングの差分は250psとなる。なお、各基礎信号の周波数は、例えば各遅延反転素子210〜280における遅延量を調整することにより変化させることができる。
From such a
しかし、かかる基礎信号は、各々信号レベルがHである期間が重複するため、チャージドメインフィルタ回路110の各フィルタ回路段に供給する制御信号としては利用することが困難である。そこで、多相発振器200により生成された各基礎信号の立下りタイミングを調整し、制御信号を生成することが可能な遷移時点可変部300を提案する。以下、かかる遷移時点可変部300の具体的構成例を挙げる。
However, such basic signals are difficult to use as control signals to be supplied to each filter circuit stage of the charge
〔3−1〕遷移時点可変部の第1の構成例
図12は、遷移時点可変部300の第1の構成例を示した説明図である。図12に示したように、遷移時点可変部300は、2の基礎信号の論理積を演算する複数の論理演算部310、320を備える。
[3-1] First Configuration Example of Transition Time Variable Unit FIG. 12 is an explanatory diagram showing a first configuration example of the transition time
例えば、論理演算部310には、基礎信号A及び、該基礎信号Aに対して上記所定の位相差を有する基礎信号/Bの反転信号である基礎信号Bが入力され、基礎信号Aと基礎信号Bの論理積を演算する。
For example, the basic signal A and the basic signal B which is an inverted signal of the basic signal / B having the predetermined phase difference with respect to the basic signal A are input to the
また、論理演算部320には、基礎信号/B及び、該基礎信号/Bに対して上記所定の位相差を有する基礎信号Cの反転信号である基礎信号/Cが入力され、基礎信号/Bと基礎信号/Cの論理積を演算する。図12においては記載を省略しているが、遷移時点可変部300は、多相発振器200により生成された各基礎信号C、/D、/A、B、/C、Dを同様に論理演算する論理演算部を備える。
The
図13は、図12に示した遷移時点可変部300により制御信号が生成される様子を示した説明図である。図13に示したように、図12に示した遷移時点可変部300は、多相発振器200により生成された基礎信号に基づいて、各々が所定の位相差を有し、信号レベルがHである期間が重複しない複数の制御信号を生成することができる。なお、図13に示したA・Bをφ1rに対応させ、/B・/Cをφ1に対応させ、C・Dをφ2rに対応させてもよい。
FIG. 13 is an explanatory diagram showing a state in which a control signal is generated by the transition time
なお、チャージドメインフィルタ回路110の周波数特性は、上述したように、各制御信号の時間間隔Δt(立ち上がりのタイミング間隔)に依存する部分が大きいため、各制御信号の時間間隔Δtには高い精度が要求される。一方、各制御信号のパルス幅Δwは、各フィルタ回路段間で信号を転送する窓区間に相当するパラメータである。したがって、スイッチが閉じ、該スイッチを介して電流が流れ、次段のキャパシタC間でチャージシェアが完了するという、一連の段間のチャージの伝達の過渡応答に要する時間さえ確保されていれば、必ずしも制度の高低が問われるものではない。
Note that, as described above, the frequency characteristics of the charge
〔3−2〕遷移時点可変部の第2の構成例
遷移時点可変部300の第1の構成例においては、ある制御信号と次の制御信号がHレベルに維持される期間は重複しないものの、ある制御信号の立下りと次の制御信号の立ち上がりの遷移時点が一致する。このように遷移時点が一致する制御信号がチャージドメインフィルタ回路110に供給されると、例えば、キャパシタCによるサンプリングの開始後、所定期間だけ同時にリセットが行なわれてしまうおそれがある。もちろん、回路設計によっては、かかる事態の発生を抑止できるが、各制御信号の立ち上がりおよび立下りのタイミングが一致しないようにすることも有効である。そこで、制御信号の立下りを、次の制御信号の立ち上がりの以前にすることができる点を特徴とする遷移時点可変部300の第2の構成例を以下に説明する。
[3-2] Second Configuration Example of Transition Time Variable Unit In the first configuration example of the transition time
図14は、遷移時点可変部300の第2の構成例を示した説明図である。図14に示したように、遷移時点可変部300は、一の基礎信号の立ち上がりを検出する複数の微分器340、350を備える。
FIG. 14 is an explanatory diagram showing a second configuration example of the transition time
図15は、微分器340の詳細な構成を示した説明図である。図16は、図14に示したように遷移時点可変部300により制御信号が生成される様子を示した説明図である。図15に示したように、微分器340は、遅延素子342と、インバータ344と、論理演算部346と、を備える。
FIG. 15 is an explanatory diagram showing a detailed configuration of the
遅延素子342は、入力された基礎信号Aの位相を上記所定の位相差以下の位相だけ遅延させ、図16の2段目に示した基礎信号A’としてインバータ344に出力する。かかる遅延素子342は、例えば、偶数個のMOSインバータ列、容量および抵抗などであってもよい。
The
インバータ344は、遅延素子342から出力された基礎信号A’を反転させ、図16の3段目に示した基礎信号/A’として論理演算部346に出力する。なお、遅延素子342とインバータ344の配置順番は、遅延素子342が先であっても、インバータ344が先であってもよい。また、必要な遅延量がインバータ344における位相の遅延量と大差ない場合、遅延素子342を設けなくてもよい。
The
論理演算部346は、基礎信号Aと、インバータ344から出力された基礎信号/A’との論理積を演算し、図16の4段目に示したA・/A’を制御信号として出力する。かかる制御信号のパルス幅は、遅延素子342による位相の遅延量に対応する。
The
図14においては記載を省略しているが、遷移時点可変部300は、基礎信号C、/D、/A、B、/C、Dに対して同様の処理をする複数の微分器を備える。その結果、当該遷移時点可変部300は、多相発振器200により生成された基礎信号に基づき、信号レベルがHである期間が重複せず、信号レベルの遷移のタイミングも一致しない複数の制御信号を生成することができる。また、各制御信号のパルス幅は、遅延素子342による位相の遅延量を調整することで容易に変更することが可能である。
Although not shown in FIG. 14, the transition
〔3−3〕遷移時点可変部の第3の構成例
図17は、遷移時点可変部300の第3の構成例を示した説明図である。第3の例にかかる遷移時点可変部300は、第3の例と同様に複数の微分器340、350を備えるが、各微分器340、350の構成が異なる。
[3-3] Third Configuration Example of Transition Time Variable Unit FIG. 17 is an explanatory diagram illustrating a third configuration example of the transition time
具体的には、第3の例にかかる遷移時点可変部300の微分器340は、遅延素子348と、論理演算部349と、を備える。遅延素子348には基礎信号Aが入力されると、基礎信号Aの位相を遅延させ、基礎信号A’として論理演算部349に出力する。
Specifically, the
論理演算部349は、基礎信号A’と、基礎信号Aと上記所定の位相差を有する基礎信号/Bの反転信号である基礎信号Bとの論理積を演算子、制御信号として出力する。当該第3の構成例にかかる遷移時点可変部300は、上記同様に、複数の基礎信号に基づいて制御信号を生成する微分器を複数備える。
The
〔4〕フィルタ装置において実行されるフィルタ方法
以上、本実施形態にかかるフィルタ装置100の構成を説明した。続いて、当該フィルタ装置100において実行されるフィルタ方法について図18を参照しつつ説明する。
[4] Filtering Method Executed in Filter Device The configuration of the
図18は、本実施形態にかかるフィルタ装置100において実行されるフィルタ方法の流れを示したフローチャートである。図18に示したように、制御信号生成部108の多相発振器200が図11に示した多相信号を生成する(S410)。続いて、制御信号生成部108の遷移時点可変部300が、多相発振器200により生成された多相信号に基づいて、例えば図13に示した制御信号を生成する(S420)。かかる一の制御信号生成部108が生成した制御信号は、チャージドメインフィルタ回路110の一のフィルタ回路段に供給される。
FIG. 18 is a flowchart showing a flow of a filtering method executed in the
そして、チャージドメインフィルタ回路110のスイッチング部は、供給される制御信号に基づいて回路モードを切り替える。ここで、回路モードは、一のキャパシタCに関し、
該キャパシタCに入力信号をサンプリングさせるサンプリングモード、該キャパシタCにサンプリングにより蓄えられた電荷を出力させる出力モードなどを含む。例えば、S1、5、9、13は、各々に供給される制御信号φ1、φ2、φ3、φ4に基づき順次オンされ、キャパシタC1、キャパシタC2、キャパシタC3、キャパシタC4の順にサンプリングが行なわれる(S430)。
The switching unit of the charge
A sampling mode in which the capacitor C samples the input signal, an output mode in which the capacitor C outputs the charge accumulated by sampling, and the like are included. For example, S1, 5, 9, and 13 are sequentially turned on based on the control signals φ1, φ2, φ3, and φ4 supplied thereto, and sampling is performed in the order of the capacitor C1, the capacitor C2, the capacitor C3, and the capacitor C4 (S430). ).
〔5〕まとめ
以上説明したように、本実施形態にかかるフィルタ装置100においては、制御信号生成部108が、高速に動作するシフトレジスタを用いることなく、相互に信号レベルがHである期間が重複しない複数の制御信号を生成することができる。その結果、消費電力を抑制しつつ、チャージドメインフィルタ回路110を動作させることが可能となる。このようなフィルタ装置100は、CMOSプロセスを用いてチャージドメインフィルタ回路110を構成する場合に特に有効である。
[5] Summary As described above, in the
なお、添付図面を参照しながら本発明の好適な実施形態について説明したが、本発明は係る例に限定されないことは言うまでもない。当業者であれば、特許請求の範囲に記載された範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、それらについても当然に本発明の技術的範囲に属するものと了解される。 In addition, although preferred embodiment of this invention was described referring an accompanying drawing, it cannot be overemphasized that this invention is not limited to the example which concerns. It will be apparent to those skilled in the art that various changes and modifications can be made within the scope of the claims, and these are naturally within the technical scope of the present invention. Understood.
例えば、本明細書のフィルタ装置100の処理における各ステップは、必ずしもフローチャートとして記載された順序に沿って時系列に処理する必要はなく、並列的あるいは個別に実行される処理(例えば、並列処理あるいはオブジェクトによる処理)も含むとしてもよい。
For example, each step in the processing of the
100 フィルタ装置
104 周波数特性設定部
108 制御信号生成部
110 チャージドメインフィルタ回路
200 多相発振器
300 遷移時点可変部
310、320、346、349 論理演算部
340、350 微分器
342、348 遅延素子
344 インバータ
DESCRIPTION OF
Claims (9)
前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点以前に変化させてパルス信号を生成する遷移時点可変部と;
を備えることを特徴とする信号生成装置。 A plurality of basic signals each having the same frequency and having a predetermined phase difference, (1) an arbitrary basic signal, and (2) the predetermined phase delay with respect to the arbitrary basic signal A multi-phase oscillator for generating a plurality of fundamental signals having overlapping periods in which the next fundamental signals having both are maintained at the first level;
The transition time of each base signal from the first level to the second level is changed before the transition time of the next base signal from the second level to the first level of each base signal to change the pulse. A transition time variable unit for generating a signal;
A signal generation device comprising:
前記多相信号生成部により生成された一の基礎信号の信号レベルが反転され、前記所定の位相差以下の位相が遅延された信号を生成する遅延部と;
前記一の基礎信号と、前記遅延部により生成された信号との論理積を演算して一のパルス信号を生成する論理演算部と;
を備えることを特徴とする、請求項1に記載の信号生成装置。 The transition time variable unit is:
A delay unit that generates a signal in which a signal level of one basic signal generated by the multiphase signal generation unit is inverted and a phase equal to or less than the predetermined phase difference is delayed;
A logical operation unit that calculates a logical product of the one basic signal and the signal generated by the delay unit to generate one pulse signal;
The signal generation device according to claim 1, comprising:
各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成する多相発振部と;
前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点と同一、または遷移時点以前に変化させてパルス信号を生成する遷移時点可変部と;
前記複数のパルス信号に基づいて、前記第1のキャパシタの各々に順次入力信号をサンプリングさせるスイッチング部と;
備えることを特徴とする、フィルタ装置。 A filter device that sequentially samples input signals by different first capacitors and outputs at least a part of charges stored in the plurality of first capacitors by the sampling:
A plurality of basic signals each having the same frequency and having a predetermined phase difference, (1) an arbitrary basic signal, and (2) the predetermined phase delay with respect to the arbitrary basic signal A multi-phase oscillator for generating a plurality of fundamental signals having overlapping periods in which the next fundamental signals having both are maintained at the first level;
The transition time of each basic signal from the first level to the second level is the same as or the transition time of the next basic signal from the second level to the first level of each basic signal. A transition time variable unit that generates a pulse signal by changing it before;
A switching unit that causes each of the first capacitors to sequentially sample an input signal based on the plurality of pulse signals;
A filter device comprising: a filter device;
前記多相信号生成部により生成された一の基礎信号の信号レベルが反転され、前記所定の位相差以下の位相が遅延された信号を生成する遅延部と;
前記一の基礎信号と、前記遅延部により生成された信号との論理積を演算して一のパルス信号を生成する論理演算部と;
を備えることを特徴とする、請求項4に記載のフィルタ装置。 The transition time variable unit is:
A delay unit that generates a signal in which a signal level of one basic signal generated by the multiphase signal generation unit is inverted and a phase equal to or less than the predetermined phase difference is delayed;
A logical operation unit that calculates a logical product of the one basic signal and the signal generated by the delay unit to generate one pulse signal;
The filter device according to claim 4, comprising:
前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点以前に変化させてパルス信号を生成するステップと;
を含むことを特徴とする、信号生成方法。 A plurality of basic signals each having the same frequency and having a predetermined phase difference, (1) an arbitrary basic signal, and (2) the predetermined phase delay with respect to the arbitrary basic signal Generating a plurality of base signals having overlapping periods in which the next base signals having both are maintained at a first level;
The transition time of each base signal from the first level to the second level is changed before the transition time of the next base signal from the second level to the first level of each base signal to change the pulse. Generating a signal;
A signal generation method comprising:
各々が同一の周波数を有し、且つ、所定の位相差を有する複数の基礎信号であって、(1)任意の基礎信号、および(2)該任意の基礎信号に対して前記所定の位相遅れを有する次の基礎信号が、共に第1のレベルに維持される期間が重複する複数の基礎信号を生成するステップと;
前記各基礎信号の第1のレベルから第2のレベルへの遷移時点を、前記各基礎信号の前記次の基礎信号の第2のレベルから第1のレベルへの遷移時点と同一、または遷移時点以前に変化させてパルス信号を生成するステップと;
前記複数のパルス信号に基づいて、前記第1のキャパシタの各々に順次入力信号をサンプリングさせるステップと;
含むことを特徴とする、フィルタ方法。 A filtering method executed in a filter device that sequentially samples input signals by different first capacitors and outputs at least a part of electric charges stored in a plurality of first capacitors by the sampling:
A plurality of basic signals each having the same frequency and having a predetermined phase difference, (1) an arbitrary basic signal, and (2) the predetermined phase delay with respect to the arbitrary basic signal Generating a plurality of base signals having overlapping periods in which the next base signals having both are maintained at a first level;
The transition time of each basic signal from the first level to the second level is the same as or the transition time of the transition of the next basic signal from the second level to the first level of each basic signal Generating a pulse signal that has been previously changed;
Causing each of the first capacitors to sequentially sample an input signal based on the plurality of pulse signals;
A filtering method comprising:
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007183484A JP2009021870A (en) | 2007-07-12 | 2007-07-12 | Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method |
US12/171,754 US7940104B2 (en) | 2007-07-12 | 2008-07-11 | Signal generating apparatus, filter apparatus, signal generating method and filtering method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007183484A JP2009021870A (en) | 2007-07-12 | 2007-07-12 | Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009021870A true JP2009021870A (en) | 2009-01-29 |
Family
ID=40252604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007183484A Pending JP2009021870A (en) | 2007-07-12 | 2007-07-12 | Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method |
Country Status (2)
Country | Link |
---|---|
US (1) | US7940104B2 (en) |
JP (1) | JP2009021870A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014533478A (en) * | 2011-11-14 | 2014-12-11 | 日本テキサス・インスツルメンツ株式会社 | Delay lock loop |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200827755A (en) * | 2006-09-11 | 2008-07-01 | Sony Corp | Charge sampling filter circuit and charge sampling method |
US7808295B2 (en) * | 2006-11-17 | 2010-10-05 | Panasonic Corporation | Multiphase level shift system |
US8589470B2 (en) * | 2008-09-18 | 2013-11-19 | Industrial Technology Research Institute | Down conversion filter |
JP2010258528A (en) * | 2009-04-21 | 2010-11-11 | Sony Corp | Filter circuit and communication apparatus |
US8324961B2 (en) | 2010-05-31 | 2012-12-04 | Industrial Technology Research Institute | Charge domain filter and bandwidth compensation circuit thereof |
TWI437817B (en) | 2011-11-16 | 2014-05-11 | Ind Tech Res Inst | Charge domain filter and method thereof |
TWI478490B (en) | 2011-12-14 | 2015-03-21 | Ind Tech Res Inst | Charge domain filter and method therof |
US8749289B2 (en) * | 2011-12-19 | 2014-06-10 | Intel Corporation | Multi-phase clock generation apparatus and method |
TWI548210B (en) | 2014-01-13 | 2016-09-01 | 財團法人工業技術研究院 | Charge domain filter apparatus and operation method thereof |
US11354066B2 (en) * | 2020-06-29 | 2022-06-07 | Micron Technology, Inc. | Command filter filtering command having predetermined pulse width |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61163715A (en) * | 1985-01-14 | 1986-07-24 | Nec Corp | Polyphase clock generating circuit using delay line |
JPH0583089A (en) * | 1991-09-20 | 1993-04-02 | Fujitsu Ltd | Oscillation circuit |
JPH11243328A (en) * | 1997-07-31 | 1999-09-07 | Sony Corp | Signal change detection circuit |
JP2001209454A (en) * | 2000-01-27 | 2001-08-03 | Sony Corp | Circuit for forming clock |
JP2003198340A (en) * | 2001-12-25 | 2003-07-11 | Seiko Epson Corp | Multiphase-clock processing circuit, and clock-frequency multiplying circuit |
JP2004179815A (en) * | 2002-11-26 | 2004-06-24 | Nec Kansai Ltd | Electronic switch control circuit |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE515076C2 (en) * | 1992-07-01 | 2001-06-05 | Ericsson Telefon Ab L M | Multiplexer / demultiplexer circuit |
JP3615692B2 (en) * | 2000-07-27 | 2005-02-02 | ザインエレクトロニクス株式会社 | Multiphase clock oscillator |
US6990165B2 (en) * | 2002-07-25 | 2006-01-24 | International Business Machines Corporation | Phase and frequency lock detector |
AU2003287126A1 (en) * | 2003-12-10 | 2005-06-29 | Telefonaktiebolaget Lm Ericsson (Publ) | A freqency multiplier |
US7042260B2 (en) * | 2004-06-14 | 2006-05-09 | Micron Technology, Inc. | Low power and low timing jitter phase-lock loop and method |
-
2007
- 2007-07-12 JP JP2007183484A patent/JP2009021870A/en active Pending
-
2008
- 2008-07-11 US US12/171,754 patent/US7940104B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61163715A (en) * | 1985-01-14 | 1986-07-24 | Nec Corp | Polyphase clock generating circuit using delay line |
JPH0583089A (en) * | 1991-09-20 | 1993-04-02 | Fujitsu Ltd | Oscillation circuit |
JPH11243328A (en) * | 1997-07-31 | 1999-09-07 | Sony Corp | Signal change detection circuit |
JP2001209454A (en) * | 2000-01-27 | 2001-08-03 | Sony Corp | Circuit for forming clock |
JP2003198340A (en) * | 2001-12-25 | 2003-07-11 | Seiko Epson Corp | Multiphase-clock processing circuit, and clock-frequency multiplying circuit |
JP2004179815A (en) * | 2002-11-26 | 2004-06-24 | Nec Kansai Ltd | Electronic switch control circuit |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014533478A (en) * | 2011-11-14 | 2014-12-11 | 日本テキサス・インスツルメンツ株式会社 | Delay lock loop |
Also Published As
Publication number | Publication date |
---|---|
US20090015306A1 (en) | 2009-01-15 |
US7940104B2 (en) | 2011-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2009021870A (en) | Signal-generating apparatus, filter apparatus, signal-generating method, and filtering method | |
JP5515292B2 (en) | Charge sampling filter circuit and charge sampling method | |
US8089310B2 (en) | Charge domain filter circuit | |
KR100625550B1 (en) | Fractional frequency divider circuit and data transmission apparatus using the same | |
US7932773B2 (en) | Charge domain filter circuit | |
JP5019313B2 (en) | Discrete time direct sampling circuit and receiver | |
JP5755850B2 (en) | Discrete time analog circuit and receiver using the same | |
KR20010005533A (en) | Frequency synthesis circuit tuned by digital words | |
KR20080005111A (en) | Charge domain filter device | |
WO2005104380A2 (en) | Image reject filtering in a direct sampling mixer | |
JP4127208B2 (en) | Frequency synthesizer | |
US8633617B2 (en) | Filter circuit and communication apparatus | |
JP5270110B2 (en) | Mixer with frequency selection function | |
KR20220101139A (en) | How to improve clock frequency coverage | |
JP4678054B2 (en) | Filter circuit and communication device | |
JP6604688B2 (en) | Charge sharing filter | |
JP4181715B2 (en) | Frequency synthesizer | |
JP5393607B2 (en) | Direct sampling circuit | |
US10103914B2 (en) | Equalizer circuit and receiving apparatus using the same | |
JP2008219413A (en) | Variable filter | |
WO2015191005A1 (en) | Method of operating a finite impulse response filter | |
JP6075191B2 (en) | Interpolation circuit and reception circuit | |
JP2007184695A (en) | Wireless communication apparatus | |
US11190167B2 (en) | Discrete time charge sharing IIR bandpass filter incorporating clock phase reuse | |
JP2007306580A (en) | Frequency synthesizer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100305 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110823 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111004 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120605 |