CN204350419U - 多led串驱动电路 - Google Patents
多led串驱动电路 Download PDFInfo
- Publication number
- CN204350419U CN204350419U CN201520088885.5U CN201520088885U CN204350419U CN 204350419 U CN204350419 U CN 204350419U CN 201520088885 U CN201520088885 U CN 201520088885U CN 204350419 U CN204350419 U CN 204350419U
- Authority
- CN
- China
- Prior art keywords
- series
- channels
- output
- feedback voltage
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Landscapes
- Circuit Arrangement For Electric Light Sources In General (AREA)
Abstract
本实用新型涉及一种多LED串驱动电路。本实用新型通过所述选择模块选择最低反馈电压通道,并输出相应的导通信号,控制所述最低反馈电压所在的串联通道中的开关电路始终导通;再通过所述占空比控制模块,根据各串联通道中的反馈电压,控制除最低反馈电压串联通道外的其余各串联通道中的所述开关电路间歇导通,使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等。由于串联通道的平均电流相关于平均反馈电压与串联通道中导通电阻的比值,而LED的亮度又直接相关于LED的平均电流大小,因此,通过控制各通道中平均反馈电压相等,进而实现串LED的亮度一致,而且额外的功率消耗较少,也大大提高了系统效率。
Description
技术领域
本实用新型涉及一种LED控制领域,特别是一种多LED串驱动电路。
背景技术
发光二极管(简称LED)在各类产品中的应用非常广泛,利如用作各类电脑液晶显示器中背光灯、大屏幕LED广告屏等。
在很多应用中,通常将多个LED串联,构成一个LED串联支路,并通过驱动电路来同时或分别驱动若干个LED串联支路(以下简称LED串)工作,由于LED加工制造时的特殊性,导致不同的生产厂家甚至同一个生产厂家在同一批产品中所生产的LED的电流、电压特性均有较大的个体差异。正是由于每个LED的导通电压不同,所以要实现每个LED串的电流都相等,需要对每个LED串进行调整。
现有技术中,通常是在每个LED串上再串联一个NMOS管或双极晶体管,将输出工作电压VO调整到高于LED所需的最低工作电压,然后通过调整每个LED支路上串联的NMOS管或双极晶体管的导通状态进而调整其电压降,并将维持LED设定电流的多余压降通过NMOS管或双极晶体管调整消耗。这种方式的缺点是这些NMOS管或双极晶体管处于半导通状态,将消耗额外的效率,而多个LED串将降耗更多的功率,从而导致系统效率偏低。
实用新型内容
本实用新型克服了上述缺点,提供了一种损耗小、效率高,且实现各LED亮度一致的多LED串驱动电路。
本实用新型解决其技术问题所采取的技术方案是:一种多LED串驱动电路,用于连接和驱动若干LED串,包括
若干开关电路,用于接通或关断各LED串所在的串联通道;
若干反馈电阻,用于分压并获得所在串联通道的反馈电压;
其中,一个LED串、一个开关电路和一个反馈电阻串联构成一个串联通道;
还包括,
电压控制电路,其输出端与各所述串联通道相连接,用于向各串联通道提供工作电压;
选择模块,其输入端与所述各串联通道中的反馈电阻相连接,输出端直接或间接与所述开关电路的控制端相连接,用于在各串联通道中选择最低的反馈电压,并输出相应的导通信号,控制所述最低反馈电压所在的串联通道中的开关电路始终导通;
占空比控制电路,其输入端与所述各串联通道中的反馈电阻相连接,其输出端直接或间接与所述开关电路的控制端相连接,用于根据各串联通道中的反馈电压,控制除最低反馈电压串联通道外的其余各串联通道中的所述开关电路间歇导通,使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等。
还可包括第一误差放大器,其输入端连接所述选择模块的最低反馈电压输出端,其输出端与所述电压控制电路相连接,用于将所述选择模块获得的最低反馈电压与基准电压相比较,获得误差电压,并反馈给所述电压控制电路,所述电压控制电路根据所述误差电压调整输出的工作电压;在电路稳定后,使所述最低反馈电压、所述平均反馈与所述基准电压相等。
所述选择模块可具有与所述串联通道同等个数的输入端和导通信号输出端,通过所述输入端获取各串联通道的反馈电压,并从中获得的最低反馈电压,控制与所述最低反馈电压串联通道相对应的导通信号输出端输出有效信号,其余导通信号输出端输出无效信号;
所述占空比控制电路可具有与所述串联通道个数相同的若干占空比控制模块,各占空比控制模块的输入端分别与所述各串联通道中的反馈电阻对应连接,每个占空比控制模块的输出端,根据接收到的对应串联通道中的反馈电压,通过其输出端输出相应的占空比信号;
所述多LED串驱动电路还可包括若干逻辑门电路,分别对应于各串联通道,每个所述逻辑门电路具有第一输入端、第二输入端和输出端,所述输出端与对应的串联通道中的开关电路的控制端相连接,所述第一输入端与对应的所述占空比控制模块的输出端相连接,所述第二输出端与对应的所述选择模块的导通信号输出端相连接;
对于每个逻辑门来说,在其接收到的所述导通信号和所述占空比信号中的任一个为有效时,该逻辑门电路输出控制信号控制对应的开关电路导通,否则,输出控制信号控制对应的开关电路截止。
所述选择模块还可具有一个初始化信号输出端,所述初始化信号输出端输出的初始化信号为一个持续一个段时间有效的脉冲信号;
每个所述逻辑门电路还具有第三输入端,所述第三输入端与所述选择模块的初始化信号输出端相连接;对于每个逻辑门电路来说,在所述初始化信号、导通信号和占空比信号中的任一个输出为有效时,该逻辑门电路输出控制信号控制对应的开关电路导通,否则,输出控制信号控制对应的开关电路截止。
所述选择模块可进一步包括顺次连接的比较模块和输出模块;所述比较模块,用于比较各串联通道的反馈电压,获得最低反馈电压所在的串联通道,所述输出模块,用于根据最低反馈电压所在的串联通道输出相应的导通信号,并将最低反馈电压输出。
所述选择模块还可包括初始化模块,所述初始化模块用于提供初始化信号,其输出的时钟信号直接或间接连接到所述开关电路的控制端;所述初始化模块输出的初始化信号为一个持续有效的时间段,在所述有效时间段起始时,控制各串联通道中的开关电路导通,并通过所述比较模块比较各串联通道的反馈电压,获得最低反馈电压所在的串联通道,在所述有效时间段结束时,通过所述输出模块根据最低反馈电压所在的通道输出相应的导通信号。
每个所述占空比控制模块可包括顺次连接的滤波器、第二误差放大器和比较器,所述第二误差放大器一个输入端与所述滤波器的的输出端相连接,另一输入端接入参考电压,输出端连接到所述比较器的一个输入端,所述比较器的另一输入端接入三角波信号,输出端即作为占空比控制电路的输出端。
每个所述逻辑门电路可为或门,每个或门的输入端分别连接所述选择模块的初始化信号输出端、其中一个导通信号输出端和一个所述占空比控制电路的输出端,所述或门的输出端连接对应的所述串联通道中开关电路的控制端;所述初始化信号为高电平时表示有效,所述占空比信号为高电平时表示有效,所述导通信号为高电平时表示有效,所述或门输出为高电平时,其对应的开关电路导通,所述或门输出为低电平时,其对应的开关电路截止。
本实用新型通过所述选择模块选择最低反馈电压通道,并输出相应的导通信号,控制所述最低反馈电压所在的串联通道中的开关电路始终导通;再通过所述占空比控制模块,根据各串联通道中的反馈电压,控制除最低反馈电压串联通道外的其余各串联通道中的所述开关电路间歇导通,使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等。由于串联通道的平均电流相关于平均反馈电压与串联通道中导通电阻的比值,而LED的亮度又直接相关于LED的平均电流大小,因此,通过控制各通道中平均反馈电压相等,进而实现串LED的亮度一致,而且额外的功率消耗较少,也大大提高了系统效率。
附图说明
图1为本实用新型中多LED串驱动电路的电路原理图;
图2为图1中占空比控制模块的电路原理图;
图3为所述占空比控制模块中各输出信号的波形图;
图4为图1中选择模块的电路原理图;
图5为本实用新型的工作过程流程图。
具体实施方式
本实用新型提供了一种多LED串驱动电路,用于连接和驱动若干个LED串。
如图1中所示,为本实用新型提供的多LED串驱动电路的一种优选实施方式的电路原理图,本实施例中多LED串驱动电路用于驱动三个LED串,每个LED串由三个LED串联而成,分别为由LED1A、LED1B和LED1C串联而成的第一LED串,由LED2A、LED2B和LED2C串联而成的第二LED串,由LED3A、LED3B和LED3C串联而成的第三LED串。所述LED串可以简化为一个单个的LED,或者也可以是其他串并联方式。
本优选实施例包括用于接通或关断各LED串联支路的三个开关电路,和用于分压并获得所在串联通道的反馈电压的三个反馈电阻,所述开关电路包括与LED串个数对应的三个NMOS晶体管,一组LED串、一个开关电路和一个反馈电阻串联构成一个串联通道,即第一LED串、NMOS晶体管MN1和反馈电阻R1串联,构成第一串联通道,其他串联通道以此类推,第二LED串、NMOS晶体管MN2和反馈电阻R2串联,构成第二串联通道,第三LED串、NMOS晶体管MN3和反馈电阻R3串联,构成第三串联通道。其中,电阻R1~R3的电阻值相同,均为r。本优选实施例还包括电压控制电路U1、选择模块U2、占空比控制电路、误差放大器EA和逻辑门电路。
所述电压控制电路U1的输入端连接电源电压端VIN,输出端VO连接到所述各串联通道的电压输入端,并向各串联通道提供工作电压。
所述选择模块U2具有与所述串联通道同等个数(本实施例中为三个)的输入端FB1、FB2、FB3和导通信号输出端ON1、ON2、ON3,一个最低反馈电压输出端Min、一个初始化信号输出端Init。所述选择模块U2的输入端FB1、FB2、FB3与所述各串联通道中的反馈电阻R1、R2、R3相连接,用于在各串联通道中获取各串联通道的反馈电压,并将从中获得的最低反馈电压,同时通过导通信号输出端ON1、ON2、ON3中对应于最低反馈电压通道的导通信号输出端输出有效信号,控制所述最低反馈电压所在串联通道中的开关电路始终导通,其余导通信号输出端输出无效信号;再将最低反馈电压从所述最低反馈电压输出端Min输出至误差放大器EA的输入端,所述误差放大器EA的输出端连接到所述电压控制电路U1的误差电压输入端EAO,用于将所述选择模块获得的最低反馈电压与基准电压相比较,将获得的误差电压反馈给所述电压控制电路,所述电压控制电路根据所述误差电压调整输出的工作电压。
所述占空比控制电路包括占空比控制模块AvgReg1、AvgReg2、AvgReg3的个数也与串联通道个数相同,各占空比控制模块的输入端与所述各串联通道中的反馈电阻R1、R2、R3相连接,输出端经逻辑门电路连接到所述NMOS晶体管的控制端。根据各串联通道中的反馈电压,控制除最低反馈电压串联通道外的其余各串联通道中的所述开关电路间歇导通,在整个电路稳定后,使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等,并且与所述基准电压相等。
所述逻辑门电路将所述选择模块和占空比控制模块的输出的用于控制所述开关电路(即NMOS晶体管)的控制信号,对应的接入所述各串联通道中开关电路的控制端,即NMOS晶体管的栅极,其包括三个或门OR1、OR2、OR3。所述或门OR1的三个输入端分别连接选择模块U2的初始化信号输出端Init、导通信号输出端ON1和占空比控制模块AvgReg1的输出端,输出端连接到所述NMOS晶体管MN1的栅极,以此类推,所述或门OR2的三个输入端分别连接选择模块U2的初始化信号输出端Init、导通信号输出端ON2和占空比控制模块AvgReg2的输出端,输出端连接到所述NMOS晶体管MN2的栅极;所述或门OR3的三个输入端分别连接选择模块U2的初始化信号输出端Init、导通信号输出端ON3和占空比控制模块AvgReg3的输出端,输出端连接到所述NMOS晶体管MN3的栅极,当或门的所述三个输入端输入的信号中的任一个为有效时,控制对应的开关电路导通。
基于上述电路结构,其工作过程如下:
首先,选择模块U2的初始化信号输出端Init输出一个初始化信号,当每次电路电源上电或被使能时产生初始化信号,即当电源上电或被使能时,Init端变成高电平,持续一段时间,然后变成低电平。此时该高电平信号经或门OR1、OR2、OR3的输出到NMOS晶体管MN1、MN2、MN3的栅极都变为高电平,开关MN1~MN3全部导通,使所有串联通道全部导通。
此时所述选择模块U2选择任意串联通道的反馈电压(即输入端FB1~FB3中的任何一个)输出至最低反馈电压输出端Min,进行环路反馈控制,由于当前虽然各串联通道处于导通状态,但此时电压控制电路U1并没有输出工作电压,各串联通道电流均为零,因此此反馈电压为0,经所述误差放大器EA与参考电压VR比较,产生的误差电压(相当于VR)输入到所述电压控制电路U1的误差电压输入端EAO,然后所述电压控制电路U1根据误差电压产生工作电压,通过电压输出端VO为LED串供电。这一过程是利用负反馈,使电压控制电路和LED串从关断状态进入工作状态。其中,所述电压控制电路U1可以采用升压型直流-直流转换控制器、降压型直流-直流转换控制器或者交流-直流转换控制器来实现。
此时所述选择模块U2比较三个输入端FB1、FB2、FB3的反馈电压,即,找出反馈电压最低的那个串联通道,然后将最低的反馈电压输出至最低反馈电压输出端MIN,并控制相应串联通道的导通信号输出端输出高电平,其他导通信号输出端为低电平。例如所述选择模块U2判断出第一串联通道的反馈电压(即输入端FB1的反馈电压)最低,则将输入端FB1的电压输出到最低反馈电压输出端Min,并将导通信号输出端ON1置为高电平,将其余两个导通信号输出端ON2和ON3置为低电平。
其中,所述选择模块U2的初始化信号输出端Init输出的初始化信号,为一个高电平的时间段(即高电平为有效),被用于选择出最低的反馈电压串联通道,当该时间段起始时,即初始化信号输出端跳变为高电平时,通过所述逻辑门电路控制各串联通道中的开关电路导通,并以任选的串联通道的反馈电压用于环路的控制,通过用误差放大器EA实现此反馈电压与参考电压VR比较,产生误差电压,所述电压控制电路U1根据所述误差电压产生并调整工作电压,通过电压输出端VO,为LED串供电,再通过所述比较模块比较各串联通道的反馈电压,获得最低反馈电压所在的串联通道。当该时间段结束时,即初始化信号输出端跳变为低电平时,通过所述输出模块根据最低反馈电压所在的通道输出相应的导通信号。此高电平时间段用于判断并选择最低反馈电压及最低反馈电压串联通道,之后所述初始化信号输出端一直为低电平。
然后,所述选择模块U2的导通信号输出端ON1输出的高电平信号,经或门OR1控制所述NMOS晶体管MN1一直导通(即相当于其占空比为100%),反馈电压最小意味着此支路LED串的串联导通电压最大,当所述NMOS晶体管MN1一直导通,经闭环反馈后,第一串联通道的反馈电压等于参考电压VR,此第一LED串的电流恒等于VR/r。而选择模块U2的其余两个导通信号输出端ON2和ON3为低电平,此时由占空比控制模块AvgReg2、AvgReg3输出占空比信号,经所述或门OR2、OR3来控制其余两个串联通道中NMOS晶体管MN2、MN3,使这两路串联通道间歇式导通,由于这两个串联通道中LED串的导通电压均低于所述最低反馈电压串联通道中的LED串的串联导通电压,通过所述占空比控制模块调整NMOS晶体管导通时段占空比小于1,且满足反馈电压的平均电压等于参考电压VR,则所述其余两串联通道的LED串的平均电流也等于VR/r。
如图2所示,为本优选实施例中占空比控制模块的原理图,所述占空比控制模块包括顺次连接的滤波器Filter、第二误差放大器OP和比较器Comp,其中,所述滤波器的输入端与所述反馈电阻相连接,获得反馈电压,输出端连接到所述第二误差放大器OP的反相输入端,所述第二误差放大器OP的同相输入端接入参考电压VR,输出端连接到所述比较器Comp的同相输入端,所述比较器Comp的反相输入端接入三角波信号。所述误差放大器和比较器的外围电路为常规技术,在图中未示出,本领域技术人员可根据实际需要进行设计和适当选取。
所述占空比控制模块的具体工作过程如下,各串联通道的所述反馈电压信号,经过滤波器Filter滤波后产生平均电压信号AVFB,所述滤波器Filter将输入的信号波形整形,使此波形较稳定,以便第二误差放大器OP稳定工作。所述滤波器Filter可以采用常规的各种低通滤波器,例如RC滤波器或其它低通有源滤波器,属于常规技术,此处省略具体描述。所述第二误差放大器OP将平均电压信号AVFB和参考电压VR相比较,根据它们的电压差产生误差信号OPO,误差信号OPO与三角波信号Ramp通过所述比较器Comp进行比较,产生相应的占空比信号D,再输出给相应的逻辑门电路。
当所述平均电压信号AVFB电压高于参考电压VR,误差放大器OP降低其输出的误差信号OPO,比较器Comp根据误差信号OPO的降低来减小占空比信号D的占空比,结合图1可知,当所述占空比信号D的占空比减小,经过或门后,导致相应的开关电路,即NMOS晶体管的导通时间减小,这样导致相应的电压反馈信号的高电平时间减小,进一步导致经过低通滤波器Filter后的平均电压信号AVFB信号减小,这样形成了负反馈。反之,当所述平均电压信号AVFB信号低于参考电压VR时,误差放大器OP增加其输出的误差信号OPO,导致所述比较器Comp输出信号D的占空比增加,导致经过或门后的信号占空比增加,控制相应的NMOS晶体管导通时间增加,从而导致相应的反馈电压信号的高电平时间增加,进一步导致经过低通滤波器Filter后的平均电压信号AVFB信号增加,也表现为负反馈。此负反馈环路稳定时,必然满足平均电压信号AVFB与参考电压VR相等。所以最终所有控制环路稳定时,每个LED串的电流的平均值都等于VR/r,因此,只要设置所有串联通道中的反馈电阻R1、R2、R3的阻值都相同,则可以实现所有LED串的平均电流都相等。
如图3中所示,为所述占空比控制模块中各输出信号的波形图,Ramp为周期性三角波信号,在一个周期中,当误差信号OPO高于Ramp信号的时间段内,占空比信号D为高电平;在一个周期内,当误差信号OPO低于Ramp信号的时间段内,占空比信号D为低电平。图中示意Ramp信号的上升沿时间较长,下降沿时间较短(几乎为零),但在实际设计中,也可以设计上升沿时间较短,下降沿时间较长。
如图4中所示,为本优选实施例中所述选择模块的电路原理图。所述选择模块包括比较模块、输出模块和初始化模块,所述比较模块用于比较各串联通道的反馈电压,获得最小反馈电压的串联通道,所述输出模块,用于将最小反馈电压的串联通道的反馈电压输出相应的导通信号,并将最低反馈电压输出。所述初始化模块,用于提供起始时钟信号,其输出的时钟信号经所述逻辑门电路连接到所述开关电路的控制端。
所述比较模块包括比较器CM1~CM3、反相器inv1、或非门nor1、nor2和与门and1。三个串联通道的反馈电压分别接入三个比较器的输入端,当第一串联通道的反馈电压信号FB1电压最小时,或门nor1的输出端MIN1为高电平,输出端MIN2和MIN3为低电平。当第一串联通道的反馈电压信号FB2电压最小时,与门and1的输出端MIN2为高电平,MIN1和MIN3为低电平。当第三串联通道的反馈电压信号FB3的电压最小时,或非门nor2的输出端MIN3为高电平,MIN1和MIN2为低电平。三个输出信号MIN1、MIN2、MIN3分别输出到三个D触发器ffdf1~ffdf3的d端,当TL信号下降沿时,所述D触发器ffdf1~ffdf3将MIN1~MIN3信号锁存到D触发器的q端,并作为所述选择模块的导通信号输出端ON1~ON3。
三个串联通道的反馈电压信号FB1、FB2、FB3分别经过三个开关S1、S2、S3输出到所述最低反馈电压输出端MIN端,当初始化信号Init信号为高电平时,通过或门OR4控制开关S1导通,选择第一串联通道的反馈电压信号FB1输出到MIN输出端,由于这一选择是任意的,也可以选择FB2或FB3输出到MIN端。当Init信号为低电平后,ON1~ON3中输出为高电平的输出端,对应的即为反馈电压最低的串联通道,并控制开关S1、S2、S3中相应的开关将最小的反馈电压信号输出到MIN端。
所述初始化模块包括电阻R4、R5、比较器CM4、反相器INV2、或门OR5以及四个串接的D触发器ffdf4~ffdf7。这里D触发器的个数只是示意,实际设计中可以根据具体情况增加或减小D触发器个数,D触发器的个数决定了初始化信号Init为高电平的时间,个数越多,Init为高电平的时间越长。所述电阻R2、R1将输入电源电压VIN进行分压,然后通过比较器CM4与参考电压VRUV比较,产生UV信号,当输入电源电压低于VRUV×(R4+R5)/R5时,UV信号为高电平,因此通过电阻R4、R5的分压设置了电路的最低工作电压。当电源电压上电过程中,一般会存在一段实际电压低于VRUV×(R4+R5)/R5,即最低工作电压的时间段,此时产生一段时间UV为高电平状态,经过或门OR5产生所有D触发器的复位信号RST。或者当电路使能信号EN为低电平时,经过反相器INV2后为高电平,经过或门OR5的RST信号也为高电平。所以电路被禁止工作或电源电压上电过程都会产生复位信号,即RST信号为高电平,所有D触发器为高电平复位,可以将所有D触发器的输出端q复位为低电平,将输出端qb复位为高电平。CK为时钟信号,可以由任何振荡器结构产生。
第三个D触发器ffdf6输出的TL信号,在电路开始工作后的四个时钟周期内为高电平,在第4个时钟周期的下降沿将变为低电平。第四个D触发器ffdf7输出的而Init信号在电路开始工作后的八个时钟周期内为高电平,在第8个时钟周期的下降沿将变为低电平。所述TL信号用于产生将最低反馈电压串联通道的选择结果锁存到D触发器ffdf1、ffdf2、ffdf3中的时间点,为了保证正确的选择最小反馈电压串联通道,Init信号为高电平的时间应该持续直到TL信号的下降沿到来,即初始化信号Init信号的下降沿应晚于TL信号的下降沿,具体的延迟时间可以由模拟延时电路产生,也可以由数字电路产生。具体延迟时间可以根据实际需要自由设定。
如图5中所示,为本实用新型工作过程的流程图,包括如下步骤:
1、当电路上电或被使能时,产生一个初始化信号,作为整个驱动过程的起始时钟信号,该初始化信号可以为一个高电平的时间段;
2、任选一个串联通道,并获得该串联通道当前的反馈电压;
3、根据所述反馈电压与参考电压进行比较,获得误差电压,并根据所述误差电压产生工作电压为串联通道供电;由于之前各串联通道电流均为零,这一过程是利用负反馈,使包含LED串的串联通道从关断状态进入工作状态;
4、获取各串联通道的反馈电压,比较并选择各串联通道中最低的反馈电压;
5、根据最低反馈电压与参考电压进行比较,获得误差电压,并调整工作电压的输出;
6、初始化信号结束,即初始化信号由高电平跳变为低电平;
7、控制反馈电压最低的串联通道始终导通,根据其余各串联通道的反馈电压和参考电压,产生占空比信号,控制其余串联通道间歇导通,且使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等。
以上对本实用新型所提供的多LED串驱动电路进行了详细介绍,本文中应用了具体个例对本实用新型的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本实用新型的方法及其核心思想;同时,对于本领域的一般技术人员,依据本实用新型的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本实用新型的限制。
Claims (7)
1.一种多LED串驱动电路,用于连接和驱动若干LED串,其特征在于:包括
若干开关电路,用于接通或关断各LED串所在的串联通道;
若干反馈电阻,用于获得所在串联通道的反馈电压;
其中,一个LED串、一个开关电路和一个反馈电阻串联构成一个串联通道;
还包括,
电压控制电路,其输出端与各所述串联通道相连接,用于向各串联通道提供工作电压;
选择模块,其输入端与所述各串联通道中的反馈电阻相连接,输出端直接或间接与所述开关电路的控制端相连接,用于在各串联通道中选择最低的反馈电压,并输出相应的导通信号,控制所述最低反馈电压所在的串联通道中的开关电路始终导通;
占空比控制电路,其输入端与所述各串联通道中的反馈电阻相连接,其输出端直接或间接与所述开关电路的控制端相连接,用于根据各串联通道中的反馈电压,控制除最低反馈电压串联通道外的其余各串联通道中的所述开关电路间歇导通,使所述其余各串联通道的平均反馈电压与最低反馈电压串联通道的反馈电压相等。
2.根据权利要求1所述的多LED串驱动电路,其特征在于:还包括第一误差放大器,其输入端连接所述选择模块的最低反馈电压输出端,其输出端与所述电压控制电路相连接,用于将所述选择模块获得的最低反馈电压与基准电压相比较,获得误差电压,并反馈给所述电压控制电路,所述电压控制电路根据所述误差电压调整输出的工作电压;在电路稳定后,使所述最低反馈电压、所述平均反馈与所述基准电压相等。
3.根据权利要求1所述的多LED串驱动电路,其特征在于:
所述选择模块具有与所述串联通道同等个数的输入端和导通信号输出端,通过所述输入端获取各串联通道的反馈电压,并从中获得的最低反馈电压,控制与所述最低反馈电压串联通道相对应的导通信号输出端输出有效信号,其余导通信号输出端输出无效信号;
所述占空比控制电路具有与所述串联通道个数相同的若干占空比控制模块,各占空比控制模块的输入端分别与所述各串联通道中的反馈电阻对应连接,每个占空比控制模块根据接收到的对应串联通道中的反馈电压,通过其输出端输出相应的占空比信号;
所述多LED串驱动电路还包括若干逻辑门电路,分别对应于各串联通道,每个所述逻辑门电路具有第一输入端、第二输入端和输出端,所述输出端与对应的串联通道中的开关电路的控制端相连接,所述第一输入端与对应的所述占空比控制模块的输出端相连接,所述第二输出端与对应的所述选择模块的导通信号输出端相连接;
对于每个逻辑门来说,在其接收到的所述导通信号和所述占空比信号中的任一个为有效时,该逻辑门电路输出控制信号控制对应的开关电路导通,否则,输出控制信号控制对应的开关电路截止。
4.根据权利要求3所述的多LED串驱动电路,其特征在于:所述选择模块还具有一个初始化信号输出端,所述初始化信号输出端输出的初始化信号为一个持续有效的时间段脉冲信号;
每个所述逻辑门电路还具有第三输入端,所述第三输入端与所述选择模块的初始化信号输出端相连接;
对于每个逻辑门电路来说,在所述初始化信号、导通信号和占空比信号中的任一个输出为有效时,该逻辑门电路输出控制信号控制对应的开关电路导通,否则,输出控制信号控制对应的开关电路截止。
5.根据权利要求4所述的多LED串驱动电路,其特征在于:
每个所述逻辑门电路为或门,每个或门的输入端分别连接所述选择模块的初始化信号输出端、其中一个导通信号输出端和一个所述占空比控制电路的输出端,所述或门的输出端连接对应的所述串联通道中开关电路的控制端;
所述初始化信号为高电平时表示有效,所述占空比信号为高电平时表示有效,所述导通信号为高电平时表示有效,所述或门输出为高电平时,其对应的开关电路导通,所述或门输出为低电平时,其对应的开关电路截止。
6.根据权利要求3所述的多LED串驱动电路,其特征在于:每个占空比控制模块包括顺次连接的滤波器、第二误差放大器和比较器,所述第二误差放大器一个输入端与所述滤波器的的输出端相连接,另一输入端接入参考电压,输出端连接到所述比较器的一个输入端,所述比较器的另一输入端接入三角波信号,输出端即作为占空比控制电路的输出端。
7.根据权利要求1~6中任一项所述的多LED串驱动电路,其特征在于:所述选择模块进一步包括顺次连接的比较模块和输出模块;所述比较模块,用于比较各串联通道的反馈电压,获得最低反馈电压所在的串联通道,所述输出模块,用于根据最低反馈电压所在的串联通道输出相应的导通信号,并将最低反馈电压输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520088885.5U CN204350419U (zh) | 2015-02-06 | 2015-02-06 | 多led串驱动电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520088885.5U CN204350419U (zh) | 2015-02-06 | 2015-02-06 | 多led串驱动电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204350419U true CN204350419U (zh) | 2015-05-20 |
Family
ID=53233656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520088885.5U Withdrawn - After Issue CN204350419U (zh) | 2015-02-06 | 2015-02-06 | 多led串驱动电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204350419U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104619087A (zh) * | 2015-02-06 | 2015-05-13 | 无锡中星微电子有限公司 | 多led串驱动电路及其控制方法 |
CN105655985A (zh) * | 2016-03-29 | 2016-06-08 | 昂宝电子(上海)有限公司 | 用于led照明的过电压保护的系统和方法 |
CN113329538A (zh) * | 2021-04-25 | 2021-08-31 | 南京中感微电子有限公司 | 一种led驱动电路 |
-
2015
- 2015-02-06 CN CN201520088885.5U patent/CN204350419U/zh not_active Withdrawn - After Issue
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104619087A (zh) * | 2015-02-06 | 2015-05-13 | 无锡中星微电子有限公司 | 多led串驱动电路及其控制方法 |
CN104619087B (zh) * | 2015-02-06 | 2017-03-29 | 无锡中感微电子股份有限公司 | 多led串驱动电路及其控制方法 |
CN105655985A (zh) * | 2016-03-29 | 2016-06-08 | 昂宝电子(上海)有限公司 | 用于led照明的过电压保护的系统和方法 |
US10212783B2 (en) | 2016-03-29 | 2019-02-19 | On-Bright Electronics (Shanghai) Co., Ltd. | Systems and methods for overvoltage protection for LED lighting |
US10243459B2 (en) | 2016-03-29 | 2019-03-26 | On-Bright Electronics (Shanghai) Co., Ltd. | Systems and methods of overvoltage protection for LED lighting |
US10873263B2 (en) | 2016-03-29 | 2020-12-22 | On-Bright Electronics (Shanghai) Co., Ltd. | Systems and methods of overvoltage protection for LED lighting |
CN113329538A (zh) * | 2021-04-25 | 2021-08-31 | 南京中感微电子有限公司 | 一种led驱动电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10187938B2 (en) | Multichannel constant current LED controlling circuit and controlling method | |
CN102270430B (zh) | 发光二极管驱动装置以及具备其的电子设备 | |
CN100481701C (zh) | 一种控制开关电源控制电路 | |
CN106059290B (zh) | 多通道直流-直流变换器及控制电路和方法 | |
CN102055332B (zh) | 滞后控制降压-升压变换器 | |
CN102026443B (zh) | 平均电流调节器及其驱动电路与平均电流调节方法 | |
CN102843023B (zh) | 晶体管控制电路 | |
CN104065263A (zh) | 电压转换电路 | |
US10103620B1 (en) | SIBO boost converter and operation method thereof | |
CN106468933A (zh) | 电子烟的电源转换器、功率控制电路与功率控制方法 | |
CN101795068A (zh) | 开关型调节器及其控制方法 | |
TW201351861A (zh) | 控制電源轉換裝置的方法及其相關電路 | |
CN106788398A (zh) | 时钟分频电路、控制电路以及电源管理集成电路 | |
CN204350419U (zh) | 多led串驱动电路 | |
CN105657903A (zh) | 一种用于led的混合调光电路及混合调光方法 | |
CN113541491B (zh) | 多模式切换低动态干扰的4管同步控制升降压变换电路 | |
CN102467889B (zh) | Pwm信号产生电路和方法及其led驱动电路 | |
CN101316466A (zh) | 定电流驱动电路 | |
CN106249792A (zh) | 稳压器电路及稳压器电路的操作方法 | |
US8988048B2 (en) | Circuit for generating a clock signal for interleaved PFC stages and method thereof | |
CN100420348C (zh) | 发光二极管阵列的驱动电路及驱动方法 | |
CN104619087A (zh) | 多led串驱动电路及其控制方法 | |
CN103179736B (zh) | 发光二极管驱动电路及驱动发光二极管的方法 | |
CN205051916U (zh) | Led驱动电路及使用该驱动电路的led驱动系统 | |
CN105101560A (zh) | Led驱动电路及使用该驱动电路的led驱动系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee | ||
CP01 | Change in the name or title of a patent holder |
Address after: A 530 Taihu international science and Technology Park building 214135 Qingyuan Road in Jiangsu province Wuxi City District 10 layer Patentee after: WUXI ZHONGGAN MICROELECTRONIC CO., LTD. Address before: A 530 Taihu international science and Technology Park building 214135 Qingyuan Road in Jiangsu province Wuxi City District 10 layer Patentee before: Wuxi Vimicro Co., Ltd. |
|
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20150520 Effective date of abandoning: 20170329 |