(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

## 特許第4179492号

(P4179492)

(45) 発行日 平成20年11月12日(2008.11.12)

(24) 登録日 平成20年9月5日 (2008.9.5)

| (51) Int.Cl.                          |                        | FΙ               |                     |              |          |                |
|---------------------------------------|------------------------|------------------|---------------------|--------------|----------|----------------|
| HO1L 21/28                            | <b>(200</b> 6.01)      | HO1L             | 21/28               | 301B         |          |                |
| HO1L 21/331                           | (2006.01)              | HO1L             | 29/72               |              |          |                |
| HO1L 29/73                            | (2006.01)              | HO1L             | 29/74               | С            |          |                |
| HO1L 29/744                           | (2006.01)              | HO1L             | 29/78               | 301B         |          |                |
| HO1L 29/78                            | (2006.01)              | HO1L             | 29/78               | 658F         |          |                |
|                                       |                        |                  |                     | 請求項の数 6      | (全 36 頁) | 最終頁に続く         |
| (21) 出願番号                             | 特願2000-265873(         | (P2000-265873)   | (73)特許              | 権者 000003997 |          |                |
| (22) 出願日 平成12年9月1日 (2000.9.1)         |                        |                  |                     | 日産自動車株       | 式会社      |                |
| (65) 公開番号 特開2002-75909 (P2002-75909A) |                        | 神奈川県横浜市神奈川区宝町2番地 |                     |              |          |                |
| (43) 公開日                              | 平成14年3月15日 (2002.3.15) |                  | (73) 特許権者 301021533 |              |          |                |
| 審査請求日 平成15年2月12日 (2003.2.12)          |                        |                  | 独立行政法人              | 産業技術総合研      | F究所      |                |
|                                       |                        |                  |                     | 東京都千代田       | 区霞が関1-3  | 3 - 1          |
| (出願人による申告)                            | 国等の委託研究の               | 成果に係わる特          | (74) 代理             | 人 100083806  |          |                |
| 許出願(平成12年度新エネルギー・産業技術総合開発             |                        |                  |                     | 弁理士 三好       | 秀和       |                |
| 機構「超低損失電力素子技術開発」基盤技術開発」に係             |                        |                  | (72) 発明             | 者 大串 秀世      |          |                |
| わる委託研究、産業再生特別措置法第30条の適用を受             |                        |                  |                     | 茨城県つくば       | 市梅園1丁目1  | 番4 工業技         |
| けるもの)                                 |                        |                  |                     | 術院電子技術       | 総合研究所内   |                |
|                                       |                        |                  | (72) 発明             | 者 谷本 智       |          |                |
| 前置審査                                  |                        |                  |                     | 神奈川県横浜       | 市神奈川区宝町  | 〔2番地 日産        |
|                                       |                        |                  |                     | 自動車株式会       | 社内       | · · · · ·      |
|                                       |                        |                  |                     |              | ·        |                |
|                                       |                        |                  |                     |              | 最        | <b>と</b> 終頁に続く |

(54) 【発明の名称】オーミック電極構造体、その製造方法、及びオーミック電極を用いた半導体装置

(57)【特許請求の範囲】

【請求項1】

炭化珪素(SiC)基板の表面の少なくとも一部に高不純物密度を有するp型SiC領 域を形成する工程と、

前記SiC基板の表面を洗浄する工程と、

前記SiC基板の表面をフィールド絶縁膜で被覆する工程と、

前記 p 型 S i C 領域の少なくとも一部を露出するように、前記フィールド絶縁膜に開口 部を形成する工程と、

前記開口部の内部にA1-Ti系電極膜を配設する工程と、

酸素(O<sub>2</sub>)及び水(H<sub>2</sub>O)の分圧が共に1×10<sup>-3</sup>Pa~1×10<sup>-10</sup>Paの非酸 10 化性雰囲気中において、前記SiC基板を熱処理し、前記Al-Ti系電極膜と前記Si C基板との加熱反応層を生成する工程

とを有し、前記A1 - T i系電極膜を配設する工程は、アルミニウム(A1)層の上に チタン(Ti)層を堆積する工程、又はTi層の上にA1層を堆積する工程、のいずれか であり、

前記フィールド絶縁膜で被覆する工程は、

熱酸化以外の方法で、前記SiC基板の表面に酸素透過性絶縁膜を堆積する工程と、 該酸素透過性絶縁膜の堆積後に、熱酸化により、前記SiC基板の表面と前記酸素透過 性絶縁膜との界面に、熱酸化膜を成長する工程

とからなることを特徴とするオーミック電極構造体の製造方法。

【請求項2】

炭化珪素(SiC)基板の表面の少なくとも一部に高不純物密度を有するp型SiC領 域を形成する工程と、

(2)

前記SiC基板の表面を洗浄する工程と、

熱酸化以外の方法で、前記SiC基板の表面に酸素透過性絶縁膜を堆積する工程と、

前記 p 型 S i C 領域の一部を選択的に露出するように、前記酸素透過性絶縁膜に開口部 を形成する工程と、

該開口部を形成する工程後に、熱酸化により、該開口部に露出した前記SiC基板の表面、及び前記SiC基板の表面と前記酸素透過性絶縁膜との界面に、熱酸化膜を成長する工程と、

前記開口部に成長した前記熱酸化膜を除去する工程と、

前記熱酸化膜が除去された前記開口部の内部に、アルミニウム・チタン(Al-Ti) 系電極膜を配設する工程と、

非酸化性雰囲気中において、前記SiC基板を熱処理し前記Al-Ti系電極膜と前記 SiC基板との加熱反応層を生成する工程

とを有することを特徴とするオーミック電極構造体の製造方法。

【請求項3】

前記加熱反応層を生成する工程は、酸素(O<sub>2</sub>)及び水(H<sub>2</sub>O)の分圧が共に1×10 <sup>-3</sup> Pa~1×10<sup>-10</sup> Paである雰囲気中で実施されることを特徴とする請求項2記載 のオーミック電極構造体の製造方法。

20

30

40

10

【請求項4】

前記開口部を形成する工程は、

フォトリソグラフィ法により、前記フィールド絶縁膜の上部にエッチングマスクを形成 する工程と、

該エッチングマスクを用いて、前記 p 型 S i C 領域の少なくとも一部の上部に前記フィールド絶縁膜が残留するように、前記フィールド絶縁膜の一部をドライ・エッチングで除去する工程と、

残留した前記フィールド絶縁膜をウェット・エッチングで除去し、前記 p 型 S i C 領域の少なくとも一部を露出する工程と、

超純水によるリンスで、露出した前記p型SiC領域を清浄化する工程

とからなることを特徴とする請求項1記載のオーミック電極構造体の製造方法。

【請求項5】

前記Al-Ti系電極膜を配設する工程は、

前記エッチングマスクが、前記フィールド絶縁膜の上部に残留した状態で、前記A1-

T i 系電極膜を前記エッチングマスクの上部及び前記開口部を含む全面に堆積する工程と

該全面に堆積する工程の後、前記エッチングマスクを除去することにより、前記A1-T i系電極膜を前記開口部の内部にのみ選択的に残留させる工程

とからなることを特徴とする請求項4記載のオーミック電極構造体の製造方法。

【請求項6】

前記開口部を形成する工程は、

フォトリソグラフィ法により、前記酸素透過性絶縁膜の上部にエッチングマスクを形成 する工程と、

該エッチングマスクを用いて、前記p型SiC領域の少なくとも一部の上部に前記酸素 透過性絶縁膜が残留するように、前記酸素透過性絶縁膜の一部を除去する工程と、

残留した前記酸素透過性絶縁膜をウェット・エッチングで除去し、前記p型SiC領域の少なくとも一部を露出する工程と、

超純水によるリンスで、露出した前記 p 型 S i C 領域を清浄化する工程 とからなることを特徴とする請求項 2 又は 3 記載のオーミック電極構造体の製造方法。 【発明の詳細な説明】 [0001]

【発明の属する技術分野】

本発明は、炭化珪素(SiC)基板を使用した半導体装置に係り、更には、このSiC 半導体装置に利用されるp型SiC領域に対するオーミック電極構造体及びその製造方法 に関するものである。

(3)

【0002】

【従来の技術】

SiCは、pn接合の形成が可能で、珪素(Si)や砒化ガリウム(GaAs)等の他 の現在広く実用化されている半導体材料に比べて禁制帯幅Egが広く3C-SiCで2. 23eV、6H-SiCで2.93eV、4H-SiCで3.26eV程度の値が報告さ れている。また、SiCは、熱的、化学的、機械的に安定で、耐放射線性にも優れている ので、発光素子や高周波デバイスは勿論のこと、高温、大電力、放射線照射等の過酷な条 件で、高い信頼性と安定性を示す電力用半導体装置(パワーデバイス)として様々な産業 分野での適用が期待されている。

[0003]

特に、SiCを用いた高耐圧のMOSFETは、Siを用いたパワーデバイスよりもオン抵抗が低いことが報告されている。また、ショットキーダイオードの順方向降下電圧が低くなることが報告されている。良く知られているように、パワーデバイスのオン抵抗とスイッチング速度とは、トレード・オフ関係にある。しかし、SiCを用いたパワーデバイスによれば、低オン抵抗化と高速スイッチング速度化が同時に達成できる可能性がある

20

10

【0004】

このSiCを用いたパワーデバイスの低オン抵抗化には、オーミック・コンタクトに対 するコンタクト抵抗 cの低減が重要な要素である。特に、低オン抵抗化のためには、パ ワーデバイスの主電極領域を細分化し、高密度にSiC基板上に配列する方法も採用され る。このような、微細寸法化されたパワーデバイスの低オン抵抗化には、微細な開口部( コンタクト・ウインドウ)の内部において、低いコンタクト抵抗 cを得ることが極めて 重要となってくる。また、パワーデバイスの高速スイッチング速度化のためにも、p型S iC領域に対するオーミック・コンタクトのコンタクト抵抗 cは大きな問題である。 【0005】

SiC 青色発光素子がすでに実用化され量産されているのとは対称的に、パワーデバイ ス、高周波デバイスとしてのSiCの応用は甚だ遅れている。この原因の一つは、これら デバイスの構造及び作製プロセスに適合した実用的な低抵抗のオーミック・コンタクトを 形成する技術がいまだに確立されていないからである。SiCチップのほぼ全面に形成さ れたオーミック・コンタクト面に対して均一に電流が流れるSiC 青色発光素子に対して 、電導チャネルに近接する微細なコンタクト・ウインドウ中のオーミック・コンタクトを

介して主電流が流れる半導体電子デバイス(半導体装置)では、コンタクト抵抗 cの低減が極めて重要である。即ち、オーミック・コンタクトが形成された局所的な領域に集中して主電流が流れるパワーデバイスや高周波デバイスでは、桁違いに低いコンタクト抵抗

cが、デバイス特性の高性能化に対して求められているからである。 【0006】

具体例を挙げて説明すると、SiC青色発光素子のp型SiCエピタキシャル層に低抵 抗オーミック・コンタクトを形成する方法として利用されている従来技術として特許第2 911122号公報に記載された方法がある(以下において「第1の従来技術」という。 )」。この第1の従来技術は、ウェット・エッチングにより表面処理したp型SiC表面 上に、SiCよりも強く酸素と反応する金属、例えばTi薄膜電極を、真空蒸着法を用い て50nm程度成膜し、続いて、この上にAl-Ti系電極膜を成膜した後、斯かる積層 基板を、800~1000、例えば950 で5分程度熱処理するもので、SiC表面 の自然酸化膜に妨げられることなく基板のどの地点でも均一なオーミック・コンタクトを 形成することが出来る。

[0007]

しかしながら、第1の従来技術は、電極層のオーミック性が完全なものではなかった。 例えば、電極層間の電流 - 電圧特性を厳密に測定すると、電流 - 電圧特性を示す線は曲線 となり、そのオーミック性は不完全なものであることが、特開平7 - 161658号公報 の中で指摘されている。このような構成のオーミック・コンタクトは電流密度が高くなる と大きな寄生抵抗を生むことになるので、パワーデバイスや高周波デバイスなどの半導体 電子デバイスへの使用には適さない。

(4)

[0008]

半導体電子デバイス用として広範囲に検討されている従来技術はp型SiC領域の表面 にAlを含む金属膜を高温で熱処理して、オーミック・コンタクトとする方法(以下にお いて「第2の従来技術」という。)である。中でも、クロフトンら(アプライド・フィジ ックス・レターズ: Applied Physics Letters, 第62巻、第384頁(1998年))は 、6H - SiC基板の表面にエピタキシャル成長により、高不純物密度にドープしたp型 SiC層の上に、Al - Ti合金膜を堆積し、その後、熱処理を施す方法で、 c=1. 5×10<sup>-5</sup> cm<sup>2</sup>のオーミック・コンタクトが得られることを報告している。クロフト ンらは、Al - Ti合金膜のパターニングにリフトオフ法を用いている。クロフトンらの 方法は、概略以下のような工程である。即ち、

(イ)先ず、フォトリソグラフィ法に形成した第1のフォトレジストをマスクとして、 フィールド絶縁膜としての酸化膜を緩衝フッ酸(BHF)溶液でエッチングし、開口部( コンタクト・ウインドウ)を形成する。フィールド絶縁膜のエッチング後、第1のフォト レジストを除去する。

【 0 0 0 9 】

(口)その後、第2のフォトレジストをコンタクト・ウインドウを含む前面に塗布して いる。そして、フォトリソグラフィ法により、第2のフォトレジストをパターニングし、 p型SiC層の表面を露出するように開口部を形成する。

【0010】

(八)その後、 p 型 S i C 層の表面を洗浄した後、全面に厚さ300 n m ~ 500 n m のA1 - T i 合金膜をスパッタリング法で成膜する。続いて、第2のフォトレジストをア セトンで溶解することによって、不要なA1 - T i 合金膜を第2のフォトレジストと共に 除去して、A1 - T i 合金膜をパターニングする。

【0011】

(二)そして、熱処理温度1000 において、アルゴン雰囲気で5分間熱処理する。 【0012】

【発明が解決しようとする課題】

しかしながら、上記の第1の従来技術のオーミック・コンタクトの構造ならびに作製プロセスは、平坦なSiC基板の表面にp型SiCオーミック・コンタクトを形成するという極めて単純化された構成をしている。このため、フィールド絶縁膜やゲート電極などその他の構造物が周辺に置かれる現実のデバイスの製作に適用するには具体性に欠けるという問題がある。そもそも第1の従来技術では電極パターニングの具体的方法がなんら開示されていないから、適用は困難である。

【0013】

また、第2の従来技術に開示されたオーミック・コンタクトを、トランジスタやダイオ ード等の実際の半導体電子デバイスに適用する場合は、クロフトンの得た cでも十分と は言い難く、より一層の低抵抗化が希求されている。そもそも、クロフトンが提示したリ フトオフ法は、現像した時にフィールド絶縁膜の開口部にフォトレジストが残りやすく、 これが低抵抗化の妨げになる。また、フォトレジストの残滓等は、コンタクト抵抗 cの ばらつきの原因となる。

【0014】

本発明は第1及び第2の従来技術のp型SiCへのオーミック・コンタクトの問題を同時に解決するためになされたものであり、半導体電子デバイスに要求される10<sup>-6</sup> cm

10



<sup>2</sup>台或いはこれ以下のコンタクト抵抗 cを有するオーミック電極構造体を提供すること である。

【0015】

本発明の他の目的は、現実のデバイス構造に採用可能な微細な開口部(コンタクト・ウ インドウ)の内部において、低いコンタクト抵抗 cを得ることが出来る単純化な構造の オーミック電極構造体を提供することである。

[0016]

本発明の更に他の目的は、高耐圧が要求される各種パワーデバイスに採用可能なフィー ルド絶縁膜の構造を維持しつつ、低いコンタクト抵抗 cを得ることが出来るオーミック 電極構造体を提供することである。

【0017】

本発明の更に他の目的は、半導体電子デバイスに要求される10<sup>-6</sup> cm<sup>2</sup>台或いはこ れ以下のコンタクト抵抗 cを有するオーミック電極構造体の製造方法を提供することで ある。

[0018]

本発明の更に他の目的は、現実のデバイス構造に採用可能な微細な開口部の内部において、低いコンタクト抵抗 cを簡単に得ることが出来るオーミック電極構造体の製造方法 を提供することである。

【0019】

本発明の更に他の目的は、高耐圧が要求される各種パワーデバイスに採用可能なフィー <sup>20</sup> ルド絶縁膜を形成すると共に、低いコンタクト抵抗 c が得られるオーミック電極構造体 の製造方法を提供することである。

[0020]

本発明の更に他の目的は、微細な開口部の内部において、低いコンタクト抵抗 cを有し、高速・高周波動作可能な半導体装置を提供することである。

**[**0021**]** 

本発明の更に他の目的は、オン電圧が低く、高速動作可能で、しかも動作電圧を高くすることが可能な半導体装置を提供することである。

[0022]

【課題を解決するための手段】

30

50

10

発明者らが鋭意、検討・考察した結果によれば、Al - Ti系電極膜とp型SiC領域 との間のオーミック・コンタクトにおいて、コンタクト抵抗 cを増大させる原因は 1)加熱反応層とp型SiCその接触によって必然的に出来るショットキー障壁の存在

;

2) 面内で不均一、不均質な加熱反応層の形成;

3)加熱反応層形成に際してAl-Ti系電極膜表面に形成される金属酸化物である。

[0023]

上述した第1の従来技術が実用性に乏しかったのは、実際のデバイス構造とかけ離れて 、平坦なSiC基板の表面にコンタクトを形成する構成になっていたためである。しかし <sup>40</sup> 実際の半導体電子デバイスでは、微細な開口部の内部においてショットキー障壁を低減化 し、均一且つ均質な加熱反応層を生成する必要がある。以下に述べる本発明は、実際のデ バイス構造の多くに適用されているフィールド絶縁膜の開口部に設けたp型SiCオーミ ック電極構造体において、上記コンタクト抵抗 cを高くしている3原因を解消するため の手段を提供するものである。

【0024】

上記課題を解決するために、請求項1記載に係る発明は、(イ)SiC基板と、(ロ) このSiC基板の表面に選択的に形成されたp型SiC領域と、(ハ)このp型SiC領 域の表面の一部から内部に進入し、且つこのp型SiC領域の表面から上方に突出して形 成された加熱反応層と、(二)この加熱反応層が貫通する第1の開口部を有し、SiC基

(5)

板とp型SiC領域の表面に接して配置された熱酸化膜と、(ホ)この熱酸化膜とは組成 若しくは密度の異なる絶縁膜であって、第1の開口部に連続した第2の開口部を有し、且 つ熱酸化膜の表面に配置された上部絶縁膜と、(へ)この上部絶縁膜の第2の開口部にお いて、加熱反応層の上部に配置されたA1及びTiの少なくとも一方を含む金属からなる 電極膜とからなるオーミック電極構造体であることを要旨とする。後述するオーミック電 極構造体の製造方法とも関連する事項であるが、このような、オーミック電極構造体の構 造を採用することにより、清浄な金属/半導体接合界面が得られる。このため、金属/半 導体接合におけるショットキー障壁が低く、且つ、界面のモホロジーが良好となる。 【0025】

10 なお、請求項1に規定する「SiC基板の表面に選択的に形成されたp型SiC領域」 は、SiC基板の表面に、直接p型SiC領域が形成される場合のみに限定されないこと は勿論である。例えば、SiC基板1の表面の一部に、p型SiC領域よりも平面上の面 積の大きい他の半導体領域をウェル形状に配置し、そのウェル形状の半導体領域の内部の 位置において、p型SiC領域が形成されていても良い。或いは、SiC基板の表面の全 面に他の半導体領域をエピタキシャル成長し、そのエピタキシャル成長した他の半導体領 域の表面の一部において、p型SiC領域を形成するような場合も許容される。このよう に、請求項1記載に係る発明においては、p型SiC領域が他の半導体領域を介して、間 接的に形成される場合を許容することに留意すべきである。更に請求項1記載に係るオー ミック電極構造体において、電極膜は、(i)下部のTi-Si合金膜と上部のTi膜と 20 からなる積層膜、又は(ii)下部のAl-Si合金膜と上部のAl膜とからなる積層膜の いずれかであることを要旨とする。後述するように、本発明は、(i)A1層の上にTi 層を堆積したAl/Ti積層膜、又は(ii)Ti層の上にAl層を堆積したTi/Al積 層膜をp型SiC領域との反応させ、加熱反応層を形成することにより、ショットキー障 壁を極めて低く、且つ障壁の厚さを薄く出来る。また、加熱反応層が均一に生成される。 請求項1記載に規定する電極膜の構造は、この加熱反応層の生成後の、未反応の金属層及 び加熱反応層を拡散してきた金属Siとの化合部からなる積層構造である。即ち、

(i) A 1 層の上にT i 層を堆積したA 1 / T i 積層膜においては、主に熱処理前の下 層のA 1 層が熱処理により加熱反応層となる。このとき、熱処理前の上層のT i 層の下部 には、加熱反応層を拡散してきた金属S i との反応により、T i - S i 合金膜が生成され る。この生成されたT i - S i 合金膜と上部の未反応のT i 膜とからなる積層膜で請求項 <u>1</u>記載に係る構造の電極膜を構成することになる。

30

40

50

【 0 0 2 6 】

(ii) T i 層の上にA 1 層を堆積したT i / A 1 積層膜においては、主に熱処理前のT i 層が熱処理により加熱反応層となり、熱処理前の上層のA 1 層が、請求項<u>1</u>記載に係る 構造の電極膜になる。この場合、電極膜は下部に、加熱反応層を拡散してきた金属S i と の反応によりA 1 - S i 合金膜が生成され、上部に未反応のA 1 膜が残留し、請求項<u>1</u>記 載に係る構造の電極膜を構成することになる。

【0027】

請求項<u>2</u>記載に係る発明は、請求項<u>1</u>記載に係るオーミック電極構造体において加熱反応層は、金属の炭化物と金属シリコンとを含む固溶体であることを要旨とする。上述した A1/Ti積層膜、Ti/A1積層膜、A1-Ti合金膜等のA1-Ti系の金属とSi Cとは、種々の珪素化物(シリサイド)や炭化物(カーバイド)を含む合金を生成するこ とが可能である。しかし、本発明者らの多くの実験結果によれば、これらの内、金属の炭 化物と金属シリコンとを含む固溶体からなる加熱反応層が、金属/半導体接合におけるシ ョットキー障壁が極めて低くなり、且つ、界面のモホロジーが良好で、加熱反応層が均一 に生成されることが見いだされたのである。

【0028】

請求項<u>3</u>記載に係る発明は、請求項<u>1又は2</u>項記載に係るオーミック電極構造体において、上部絶縁膜の絶縁破壊電界強度は、熱酸化膜の絶縁破壊電界強よりも低いことを要旨とする。

[0029]

請求項<u>4</u>記載に係る発明は、請求項<u>1~3</u>のいずれか1項記載に係るオーミック電極構 造体において、上部絶縁膜のBHF溶液によるエッチング速度が、熱酸化膜のBHF溶液 によるエッチング速度よりも速いことを要旨とする。「BHF溶液」とは、周知のように 、フッ化アンモニウム(NH<sub>4</sub>F):フッ酸(HF)=7:1の溶液からなるシリコン酸 化膜(SiO<sub>2</sub>膜)のエッチング液(エッチャント)である。

(7)

【 0 0 3 0 】

請求項<u>5</u>記載に係る発明は、請求項<u>1~4</u>のいずれか1項記載に係るオーミック電極構 造体において、 p 型 S i C 領域の表面キャリア密度は、1 × 1 0<sup>18</sup> / c m<sup>3</sup> ~ 5 × 1 0<sup>21</sup> / c m<sup>3</sup>であることを要旨とする。

【0031】

請求項<u>6</u>記載に係る発明は、請求項<u>1~5</u>のいずれか1項記載に係るオーミック電極構造体において、熱酸化膜の厚さは2~50nmであることを要旨とする。

【0032】

請求項<u>7</u>記載に係る発明は、請求項<u>1~6</u>のいずれか1項記載に係るオーミック電極構造体において、熱酸化膜の厚さと上部絶縁膜の厚さとを合計した値は、100nm~3µ mであることを要旨とする。

【 0 0 3 3 】

請求項<u>8</u>記載に係る発明は、請求項<u>1~7</u>のいずれか1項記載に係るオーミック電極構造体において、電極膜の最上部の位置が、第2の開口部の内部に存在することを要旨とす <sup>20</sup>る。

[0034]

請求項<u>9</u>記載に係る発明は、(イ)SiC基板の表面の少なくとも一部に高不純物密度 を有する p 型 SiC領域を形成する工程と、(ロ)SiC基板の表面を洗浄する工程と、 (ハ)SiC基板の表面をフィールド絶縁膜で被覆する工程と、(二) p 型 SiC領域の 少なくとも一部を露出するように、フィールド絶縁膜に開口部を形成する工程と、(ホ) 開口部の内部にA1-Ti系電極膜を配設する工程と、(へ)酸素及び水の分圧が共に1 ×10<sup>-3</sup> P a ~ 1 × 10<sup>-10</sup> P a の非酸化性雰囲気中において、SiC基板を熱処理し A1-Ti系電極膜とSiC基板との加熱反応層を生成する工程とを有するオーミック電 極構造体の製造方法であることを要旨とする。

【0035】

なお、請求項1と同様に、請求項9に規定する「SiC基板の表面の少なくとも一部に 高不純物密度を有するp型SiC領域を形成する工程」は、SiC基板の表面に、直接p 型SiC領域を形成する場合のみに限定されないことは勿論である。例えば、SiC基板 1の表面の一部に、p型SiC領域よりも平面上の面積の大きい他の半導体領域をウェル 形状に配置し、そのウェル形状の半導体領域の内部の位置において、p型SiC領域を形 成しても良い。或いは、SiC基板の表面の全面に他の半導体領域をエピタキシャル成長 し、そのエピタキシャル成長した他の半導体領域の表面の一部において、p型SiC領域 を形成するような場合も許容される。このように、請求項9記載に係る発明においては、 p型SiC領域を、他の半導体領域を介して、間接的に形成する場合をも許容することに 留意すべきである。更に、請求項9記載に係るオーミック電極構造体の製造方法において 、A1 - Ti系電極膜を配設する工程は、(i)A1層の上にTi層を堆積する工程、又 は(ii)Ti層の上にA1層を堆積する工程のいずれか一つの工程を含むことを要旨とす る。

[0036]

請求項<u>10</u>記載に係る発明は、請求項<u>9</u>記載に係るオーミック電極構造体の製造方法に おいてフィールド絶縁膜で被覆する工程は、熱酸化により、SiC基板の表面に熱酸化膜 を成長する工程と、この熱酸化膜の上部に、熱酸化以外の方法で、絶縁膜を堆積する工程 とからなることを要旨とする。

[0037]

10

30

請求項<u>11</u>記載に係る発明は、請求項<u>9</u>記載に係るオーミック電極構造体の製造方法に おいて、フィールド絶縁膜で被覆する工程は、熱酸化以外の方法で、SiC基板の表面に 酸素透過性絶縁膜を堆積する工程と、この酸素透過性絶縁膜の堆積後に、熱酸化により、 SiC基板の表面と酸素透過性絶縁膜との界面に、熱酸化膜を成長する工程とからなるこ とを要旨とする。即ち、酸素透過性絶縁膜を介して、雰囲気の酸素が、SiC基板の表面 に到達し、SiC基板の表面と酸素透過性絶縁膜との界面にSiO<sub>2</sub>膜を形成し、フィー ルド絶縁膜を実現することが出来る。

【0038】

請求項<u>12</u>記載に係る発明は、(イ)SiC基板の表面の少なくとも一部に高不純物密 度を有するp型SiC領域を形成する工程と、(ロ)SiC基板の表面を洗浄する工程と、 (ハ)熱酸化以外の方法で、SiC基板の表面に酸素透過性絶縁膜を堆積する工程と、 (ニ)p型SiC領域の一部を選択的に露出するように、酸素透過性絶縁膜に開口部を形 成する工程と、(ホ)この開口部を形成する工程後に、熱酸化により、この開口部に露出 したSiC基板の表面、及びSiC基板の表面と酸素透過性絶縁膜との界面に、熱酸化膜 を成長する工程と、(へ)開口部に成長した熱酸化膜を除去する工程と、(ト)熱酸化膜 が除去された開口部の内部に、Al-Ti系電極膜を配設する工程と、(チ)非酸化性雰 囲気中において、SiC基板を熱処理しAl-Ti系電極膜とSiC基板との加熱反応層 を生成する工程とを有するオーミック電極構造体の製造方法であることを要旨とする。 【0039】

請求項<u>13</u>記載に係る発明は、請求項<u>12</u>記載に係るオーミック電極構造体の製造方法 <sup>20</sup> において、加熱反応層を生成する工程は、酸素及び水の分圧が共に1×10<sup>-3</sup> Pa~1 ×10<sup>-10</sup> Paである雰囲気中で実施されることを要旨とする。

【0040】

請求項<u>14</u>記載に係る発明は、請求項<u>9~11</u>記載に係るオーミック電極構造体の製造 方法において、開口部を形成する工程は(a)フォトリソグラフィ法により、フィールド 絶縁膜の上部にエッチングマスクを形成する工程と、(b)このエッチングマスクを用い て、p型SiC領域の少なくとも一部の上部にフィールド絶縁膜が残留するように、フィ ールド絶縁膜の一部をドライ・エッチングで除去する工程と、(c)残留したフィールド 絶縁膜をウェット・エッチングで除去し、p型SiC領域の少なくとも一部を露出する工 程と、(d)超純水によるリンスで、露出したp型SiC領域を清浄化する工程とからな ることを要旨とする。

【0041】

請求項<u>15</u>記載に係る発明は、請求項<u>14</u>記載に係るオーミック電極構造体の製造方法 において、A1 - T i 系電極膜を配設する工程は、エッチングマスクが、フィールド絶縁 膜の上部に残留した状態で、A1 - T i 系電極膜をエッチングマスクの上部及び開口部を 含む全面に堆積する工程と、この全面に堆積する工程の後、エッチングマスクを除去する ことにより、A1 - T i 系電極膜を開口部の内部にのみ選択的に残留させる工程とからな ることを要旨とする。

[0042]

請求項<u>16</u>記載に係る発明は、請求項<u>12又は13</u>記載に係るオーミック電極構造体の 製造方法において開口部を形成する工程は、(a)フォトリソグラフィ法により、酸素透 過性絶縁膜の上部にエッチングマスクを形成する工程と、(b)このエッチングマスクを 用いて、p型SiC領域の少なくとも一部の上部に酸素透過性絶縁膜が残留するように、 酸素透過性絶縁膜の一部を除去する工程と、(c)残留した酸素透過性絶縁膜をウェット ・エッチングで除去し、p型SiC領域の少なくとも一部を露出する工程と、(d)超純 水によるリンスで、露出したp型SiC領域を清浄化する工程とからなることを要旨とす る。

[0043]

請求項<u>17</u>記載に係る発明は、(イ)SiC基板と、(ロ)このSiC基板の表面に選 択的に形成された主電極領域として機能するp型SiC領域と、(ハ)このp型SiC領 <sup>50</sup>

域の表面の一部から内部に進入し、且つこの p 型 S i C 領域の表面から上方に突出して形 成された加熱反応層と、(二)この加熱反応層が貫通する第1の開口部を有し、S i C 基 板と p 型 S i C 領域の表面に接して配置された熱酸化膜と、(ホ)この熱酸化膜とは組成 若しくは密度の異なる絶縁膜であって、第1の開口部に連続した第2の開口部を有し、且 つ熱酸化膜の表面に配置された上部絶縁膜と、(へ)この上部絶縁膜の第2の開口部にお いて、加熱反応層の上部に配置されたA1及びTiの少なくとも一方を含む金属からなる 電極膜と、(ト)この電極膜に接続される主電極配線とからなる半導体装置であることを 要旨とする。

[0044]

10 ここで、「SiC基板の表面に選択的に形成された主電極領域として機能するp型Si C領域」は、SiC基板の表面に、直接p型SiC領域が形成される場合のみに限定され ないことは勿論である。例えば、SiC基板1の表面の一部に、主電極領域(p型SiC 領域)よりも面積の大きい他の半導体領域をウェル形状に配置し、そのウェル形状の半導 体領域の内部の位置において、主電極領域(p型SiC領域)が形成されていても良い。 例えば、バイポーラトランジスタのベース領域や、パワーMOSFET等のボディ領域中 に形成された主電極領域(p型SiC領域)でも構わない。或いは、SiC基板の表面の 全面に他の半導体領域をエピタキシャル成長し、そのエピタキシャル成長した他の半導体 領域の表面の一部において、主電極領域(p型SiC領域)を形成するような場合も許容 される。このように、請求項17記載に係る発明においては、主電極領域(p型SiC領 20 域)が他の半導体領域を介して、間接的に、SiC基板の表面に形成される場合を許容す ることに留意すべきである。更に、請求項17に係る半導体装置において、電極膜が、下 部のチタン・シリコン(Ti-Si)合金膜と上部のチタン(Ti)膜とからなる積層膜 、下部のアルミニウム・シリコン(A1-Si)合金膜と上部のアルミニウム(A1)膜 とからなる積層膜、及び下部のアルミニウム・チタン・シリコン(A1-Ti-Si)合 金膜と上部のアルミニウム・チタン(A1-Ti)合金膜とからなる積層膜からなるグル ープの内の少なくとも一つの積層膜を含む金属膜であることを要旨とする。

【0045】

請求項<u>18</u>記載に係る発明は、請求項<u>17</u>記載に係る半導体装置において、加熱反応層 が、金属の炭化物と金属シリコン(Si)とを含む固溶体であることを要旨とする。 【0046】

【発明の効果】

請求項1記載に係る発明によれば、SiC基板の表面を熱酸化して形成された熱酸化膜 と熱酸化膜とは組成若しくは密度の異なる絶縁膜との積層構造で、比較的厚いフィールド 絶縁膜が形成出来る。このため、高耐圧が要求される各種パワーデバイスにおいて、従来 知られていたコンタクト抵抗 cよりも1桁程度低い10<sup>-6</sup> cm<sup>2</sup>台、或いはこれ以下 のコンタクト抵抗 cが実現され、表面配線がp型SiC領域に接続される種々の半導体 電子デバイスの高周波化、高性能化が可能となる。特に、実際のデバイス構造に採用可能 な微細な開口部(コンタクト・ウインドウ)の内部において、低いコンタクト抵抗 cを 得ることが出来る。更に、請求項1記載に規定する材料を金属膜として用いることにより 、ショットキー障壁が低く、且つその障壁の厚さが薄い金属/半導体接合出来る。また、 加熱反応層が均一に生成される。このため、請求項1記載に係る発明によれば、p型Si C領域に対するコンタクト抵抗 cが極めて低いオーミック電極構造体が得られる。 【0047】

請求項2記載に係る発明によれば、金属の炭化物と金属シリコンとを含む固溶体からなる加熱反応層を選択しているので、金属 / 半導体接合におけるショットキー障壁が極めて低く、且つ、界面のモホロジーが良好で、加熱反応層が均一に形成出来る。このため、 p型SiC領域に対するコンタクト抵抗 cが極めて低いオーミック電極構造体が得られる

【0048】

SiCの熱酸化膜は、Si熱酸化膜よりは劣るが、Si熱酸化膜に近いシリコン酸化膜 50

(SiO<sub>2</sub>膜)である。従って、SiCの熱酸化膜の絶縁破壊電界強度は、厚さ10nmで 14MV/cm程度である。熱酸化以外の方法で形成したSiO<sub>2</sub>膜の絶縁破壊電界強度 は、この値よりも小さい。即ち、請求項<u>3</u>記載に係る発明によれば、SiCの熱酸化膜以 外の種々の絶縁膜を、SiCの熱酸化膜の上部に形成して、半導体装置の仕様として要求 される耐圧を確保しつつ、SiCの表面モホロジーを良好に維持出来る。 【0049】

上記のように、SiCの熱酸化膜は、Si熱酸化膜に近いSiO<sub>2</sub>膜であるので、BH F溶液に対するエッチング速度は100nm/分程度である。これに比し、CVDで堆積 したSiO<sub>2</sub>膜に対するエッチング速度は11.5倍から3倍位高い。即ち、請求項<u>4</u>記 載に係る発明によれば、SiCの熱酸化膜以外の種々のSiO<sub>2</sub>膜を、SiCの熱酸化膜 の上部に形成して、半導体装置の仕様として要求される耐圧や表面の安定性を確保しつつ 、SiCの表面モホロジーを良好に維持出来る。また、BHF溶液に対するエッチング速 度の相違を利用して、種々の半導体プロセスを採用出来る。

【0050】

請求項<u>5</u>記載に係る発明によれば、 p 型 S i C 領域の表面キャリア密度が、 1 × 1 0<sup>18</sup> / c m<sup>3</sup> ~ 5 × 1 0<sup>21</sup> / c m<sup>3</sup>の高不純物密度であるので、 p 型 S i C 領域と加熱反応層と の間に生じるショットキー障壁の厚さが薄くなり、トンネル効果によって伝導正孔が容易 に流れるようになる。このため、低いコンタクト抵抗 c が得られる。

【0051】

請求項<u>6 記載</u>の発明によれば、熱酸化膜の厚さを2~50 n m の値に最適化しているの 20 で、p型SiC領域の表面に生成されやすい炭化水素化合物及び自然酸化膜を可能な限り 除く効果を維持しつつ、過剰な熱酸化による基板粗面化を防止することが出来る。このた め、p型SiC領域と加熱反応層の界面が平坦である。また、加熱反応層が均一且つ均質 であるので、ショットキー障壁の高さが低減され、コンタクト抵抗 cが低くなる。 【0052】

請求項<u>7</u>記載に係る発明によれば、熱酸化膜の厚さと上部絶縁膜の厚さとを合計した値 を、100nm~3µmとしたため、熱酸化膜の下部のSiC基板と上部絶縁膜の上部の 配線とで形成される寄生MOSトランジスタによるリーク電流が抑制され、高い耐圧を有 した電力用半導体デバイスが提供出来る。

【0053】

請求項<u>8</u>記載に係る発明によれば、電極膜の最上部の位置が、第2の開口部の内部に存在し、第2の開口部周辺の上部絶縁膜を重畳することが無い。このため、加熱反応層を形成する時、A1が溶融しても、A1は第2の開口部の窪地に閉じこめられるので、融解A1が周辺の上部絶縁膜の表面に流れ出し、配線ショートを起こす心配が無い。この結果、 製造歩留まりが向上する。

[0054]

請求項<u>9</u>記載に係る発明によれば、フィールド絶縁膜を形成する直前から、開口部の内 部にA1 - Ti系電極膜を配設するまでの工程は、開口部のSiC露出表面にフォトレジ ストを一度も塗布することなく進行出来る。従って、加熱反応層を形成する前のA1 - T i系電極膜とSiCとの界面へのフォトレジストに起因するハイドロ・カーボンの付着が 完全に回避出来、清浄な界面が容易に得られる。このため、加熱反応層とSiCとの界面 のショットキー障壁が極めて低く、且つ、薄くなる。また、界面のモホロジーが良好で、 加熱反応層が均一に生成される。更に、酸素及び水の分圧が共に1×10<sup>-3</sup> Pa~1× 10<sup>-10</sup> Paの非酸化性雰囲気中で熱処理し、加熱反応層を生成しているので、熱処理 中にA1 - Ti系電極膜の表面に生成される酸化アルミニウム(A1<sub>2</sub>O<sub>3</sub>)や酸化チタン (TiO<sub>2</sub>)等の金属酸化膜が、顕著に抑制され、表面の金属酸化膜によるコンタクト抵抗 cの増大が大きく低減出来る。この結果、従来のコンタクト抵抗 cが得られる。しかも、こ のオーミック電極構造体は、フィールド絶縁膜中の開口部に設けられるので、現実の半導 体電子デバイスに適した構造である。特に、(i)A1層の上にTi層を堆積したA1/

30

10

T i積層膜、又は(ii) T i層の上にA 1層を堆積した T i / A 1積層膜は、いずれもp 型 S i C 領域との反応により、 p 型 S i C 領域との界面のモホロジーが良好でかつショッ トキー障壁が極めて低い加熱反応層が形成出来る。従って、請求項9記載に係る発明によ れば、従来のコンタクト抵抗 cよりも1桁程度低い10<sup>-6</sup> cm<sup>2</sup>台、若しくはこれ以 下のコンタクト抵抗 c が得られる。

【 0 0 5 5 】

請求項<u>10</u>記載に係る発明によれば、SiC基板の表面にフィールド絶縁膜を形成する 工程は、熱酸化膜を成長する工程と、この熱酸化膜の上部に熱酸化以外の方法で絶縁膜を 堆積する工程とから構成しているので、過度の熱酸化によるSiC基板の表面モホロジー の劣化を抑制することが出来る。また、熱酸化以外の方法は、CVD法やスパッタリング 法等の周知の物理的或いは化学的手段が採用可能であるが、これらの、熱酸化以外の方法 に固有な自然酸化膜やハイドロ・カーボンの生成を熱酸化膜により効果的に除去、若しく は抑制出来る。このため、加熱反応層とp型SiC領域との界面のモホロジーが良好とな り、均一旦つ均質な加熱反応層を生成出来る。従って、上述した10<sup>-6</sup> cm<sup>2</sup>台、若し くはこれ以下のコンタクト抵抗 cを簡単に得ることが出来る。

【 0 0 5 6 】

請求項<u>11</u>記載に係る発明によれば、熱酸化以外の方法でSiC基板の表面に酸素透過 性絶縁膜を堆積する工程を先に行い、この酸素透過性絶縁膜の堆積後に、熱酸化によりS iC基板の表面と酸素透過性絶縁膜との界面に熱酸化膜を成長して、フィールド絶縁膜を 形成している。この場合も、請求項<u>10</u>記載に係る発明と同様に、過度の熱酸化によるS iC基板の表面モホロジーの劣化を抑制することが出来る。また、CVD法やスパッタリ ング法等の周知の物理的或いは化学的手段に固有な自然酸化膜やハイドロ・カーボンの生 成を、熱酸化膜の生成により効果的に除去、若しくは抑制出来る。このため、加熱反応層 とp型SiC領域との界面のモホロジーが良好となり、均一且つ均質な加熱反応層を生成 出来る。従って、10<sup>-6</sup> cm<sup>2</sup>台、若しくはこれ以下の低いコンタクト抵抗 cを簡単 に得ることが出来る。

【0057】

請求項12記載に係る発明においては、先に、熱酸化以外の方法でSiC基板の表面に 酸素透過性絶縁膜からなる「暫定フィールド絶縁膜」を形成し、この暫定フィールド絶縁 膜に開口部(いわゆるコンタクト・ウインドウ)を形成し、この開口部に露出したSiC 基板の表面に熱酸化膜を成長し、その後、この熱酸化膜を除去しているので、p型SiC 領域の表面を清浄化出来る。更に、請求項10及び11記載に係る発明と同様に、暫定フ ィールド絶縁膜を形成する直前から、開口部の内部にA1-Ti系電極膜を配設するまで の工程は、開口部のSiC露出表面にフォトレジストを一度も塗布することなく進行出来 る。従って、加熱反応層を形成する前のA1-Ti系電極膜とSiCとの界面へのフォト レジストに起因するハイドロ・カーボンの付着が完全に回避出来、清浄な界面が容易に得 られる。このため、加熱反応層とSiCとの界面のショットキー障壁が極めて低く、且つ 、薄くなる。更に、後からの熱酸化により、SiC基板の表面と酸素透過性絶縁膜との界 面に、薄い熱酸化膜が形成されるので、請求項10及び11記載に係る発明と同様に、高 耐圧化が可能になると同時に過度の熱酸化によるSiC基板の表面モホロジーの劣化を抑 制することが出来る。また、熱酸化以外の物理的或いは化学的手段に固有な自然酸化膜や ハイドロ・カーボンの生成を、熱酸化膜の生成により効果的に除去出来る。このため、加 熱反応層とp型SiC領域との界面のモホロジーが良好となり、均一且つ均質な加熱反応 層を生成出来る。従って、10<sup>-6</sup> cm<sup>2</sup>台、若しくはこれ以下の低いコンタクト抵抗 cを簡単に得ることが出来る。

【0058】

請求項<u>13</u>記載に係る発明によれば、酸素及び水の分圧が共に1×10<sup>-3</sup> Pa~1× 10<sup>-10</sup> Paの非酸化性雰囲気中で熱処理し、加熱反応層を生成しているので、熱処理 中にA1-Ti系電極膜の表面に生成されるA1<sub>2</sub>O<sub>3</sub>やTiO<sub>2</sub>等の金属酸化膜が、顕著 に抑制され、表面の金属酸化膜によるコンタクト抵抗 cの増大が大きく低減出来る。 10

20

[0059]

請求項<u>14</u>記載に係る発明によれば、開口部がp型SiC領域に到達する最終ステップ が、ウェット・エッチングと超純水によるリンスで完結されるので、ドライ・エッチング の反応生成物であるハイドロ・カーボンのp型SiC基板の表面への再付着や、過剰なプ ラズマエネルギによるエッチング損傷が防止出来る。このため、p型SiC基板の表面の 汚染や基板表面の粗面化が有効に防止出来る。加えて、ドライ・エッチングが使用出来る ため、微細なオーミック・コンタクトが形成出来るので、半導体集積回路の高集積密度化 や、電力用半導体装置のオン抵抗の低減等の高性能化が可能になる。

(12)

[0060]

請求項<u>15</u>記載に係る発明によれば、開口部(コンタクト・ウインドウ)を開口に用い <sup>10</sup> たエッチングマスクを、A1 - Ti系電極膜をパターニングするためのリフトオフ工程用 のマスクとして兼用出来る。即ち、コンタクト・ウインドウ開口工程とA1 - Ti系電極 膜のパターニング工程用のフォトリソグラフィ工程を一度で行え、半導体装置の製造プロ セスが簡略化される。このため、半導体装置の製造歩留まりの向上、生産性の向上、更に は製造コストの低減化が容易になる。

[0061]

請求項<u>16</u>記載に係る発明によれば、酸素透過性絶縁膜にp型SiC領域に到達する開 口部を設ける最終ステップが、ウェット・エッチングと超純水によるリンスで完結される ので、ドライ・エッチングの反応生成物であるハイドロ・カーボンのp型SiC基板の表 面への再付着や、過剰なプラズマエネルギによるエッチング損傷が防止出来る。このため 、請求項<u>14</u>記載に係る発明と同様に、p型SiC基板の表面の汚染や基板表面の粗面化 が有効に防止出来る。加えて、ドライ・エッチングが使用出来るため、微細なオーミック ・コンタクトが形成出来、半導体集積回路の高集積密度化や、電力用半導体装置のオン抵 抗の低減等の高性能化が可能になる。

【0062】

請求項<u>17</u>記載に係る発明によれば、SiC基板の表面を熱酸化して形成された熱酸化 膜と熱酸化膜とは組成若しくは密度の異なる絶縁膜との積層構造で、安定性に優れた比較 的厚いフィールド絶縁膜が形成出来る。このため、定格動作電圧の高い各種パワーデバイ スにおいて、従来知られていたコンタクト抵抗 cよりも1桁程度低いコンタクト抵抗 cが実現される。このため、半導体電子デバイスの高周波化、高性能化が可能となる。特 に、実際のデバイス構造に採用可能な微細な開口部(コンタクト・ウインドウ)の内部に おいて、主電極領域に対する低いコンタクト抵抗 cを得ることが出来る。従って、微細 なコンタクト・ウインドウを多数・高密度に配置することにより、低オン電圧・高速動作 可能な半導体パワーデバイスが実現出来る。請求項<u>17</u>記載に規定する材料を金属膜とし て用いることにより、ショットキー障壁が低く、且つその障壁の厚さが薄い金属/半導体 接合出来る。また、加熱反応層が均一に生成される。このため、請求項<u>17</u>記載に係る発 明によれば、p型SiC領域からなる主電極領域に対するコンタクト抵抗 cが極めて低 くなり、種々の半導体電子デバイスの高周波化、高性能化が可能となる。

【 0 0 6 3 】

請求項<u>18</u>記載に係る発明によれば、金属の炭化物と金属シリコンとを含む固溶体から 40 なる加熱反応層を選択しているので、金属 / 半導体接合におけるショットキー障壁が極め て低くなる。しかも、界面のモホロジーが良好で、加熱反応層が均一に形成出来る。この ため、主電極領域に対するコンタクト抵抗 c が極めて低くなり、種々の半導体電子デバ イスの高周波化、高性能化が可能となる。

[0064]

【発明の実施の形態】

次に、図面を参照して、本発明の第1乃至第3の実施の形態を説明する。以下の図面の 記載において、同一又は類似の部分には同一又は類似の符号を付している。但し、図面は 模式的なものであり、厚さと平面寸法との関係、各層の厚さの比率等は現実のものとは異 なることに留意すべきである。従って、具体的な厚さや寸法は以下の説明を参酌して判断 20

すべきものである。また図面相互間においても互いの寸法の関係や比率が異なる部分が含 まれていることは勿論である。

【0065】

(第1の実施の形態)

図1に示すように、本発明の第1の実施の形態に係るオーミック電極構造体は、SiC 基板1、SiC基板1の表面に選択的に形成されたp型SiC領域2、このp型SiC領 域2の表面の一部に形成された加熱反応層8、SiC基板1とp型SiC領域2との界面 を覆う熱酸化膜3、熱酸化膜3の表面に配置された上部絶縁膜4、加熱反応層8の上部に 配置された電極膜7とを少なくとも有する。p型SiC領域2は、半導体装置、特に半導 体電子デバイスの主電極領域として機能する。

【0066】

一般に半導体電子デバイスは、第1主電極領域、第2主電極領域及び制御電極を有する 「第1主電極領域」とは、IGBTにおいてエミッタ領域又はコレクタ領域のいずれか 一方、パワーMOSFETやパワーMOSSIT等の電力用絶縁ゲート型トランジスタ( パワーIGT)においては、ソース領域又はドレイン領域のいずれか一方を意味する。 第2主電極領域」とは、IGBTにおいては上記第1主電極領域とはならないエミッタ領 域又はコレクタ領域のいずれか一方、パワーIGTにおいては上記第1主電極領域とはな らないソース領域又はドレイン領域のいずれか一方を意味する。即ち、第1主電極領域が 、エミッタ領域であれば、第2主電極領域はコレクタ領域であり、第1主電極領域がソー ス領域であれば、第2主電極領域はドレイン領域である。また、「制御電極」とはIGB T及びパワーIGTのゲート電極を意味することは勿論である。本発明においては、第1 主電極領域及び第2主電極領域のいずれか一方を、単に「主電極領域」と呼ぶ。また、ダ イオード等の制御電極を有しないSiC半導体装置でも、同様に、第1主電極領域及び第 2 主電極領域が定義される。本発明においては、この場合も、第1 主電極領域及び第2 主 電極領域のいずれか一方を、単に「主電極領域」と呼ぶ。更に、パワーIC等の半導体集 積回路においては、3つ以上の主電極領域が定義可能であるが、これらの複数の少なくと も一つは、本発明の「主電極領域」である。

【0067】

熱酸化膜3と、上部絶縁膜4との積層構造により、フィールド絶縁膜5を構成している。更に、電極膜7に電気的に接続するように、フィールド絶縁膜5の上には、配線導体素 片9が形成されている。配線導体素片9は図1に示すオーミック・コンタクトを他の部位 と結線する配線部材であり、半導体装置の主電極配線として機能する。パワーデバイスに おいては、複数のユニットセルを多数SiC基板1の上に、蜂の巣状や、マトリクス状等 にして配置し電流容量を確保している。また、オン電圧を低くするための設計仕様により 、各主電極領域を細分化し、SiC基板1の上に高密度に配列する場合もある。従って、 このような場合は、複数に分割されたユニットセルの各主電極領域を統合する配線として 配線導体素片9が機能する。この配線導体素片9には、周知のアルミニウム(A1)、ア ルミニウム・シリコン(A1 - Si)共晶、アルミニウム・銅・シリコン(A1 - Cu -Si)共晶、銅(Cu)、チタン・タングステン(Ti - W)合金などが用いられる。 【0068】

SiC基板1の導電型や不純物密度は、本発明のオーミック電極構造体を利用する半導体装置によって異なる。更に、SiC基板1の表面の一部に、p型SiC領域2よりも平面上の面積の大きい他の半導体領域をウェル形状に配置し、そのウェル形状の他の半導体領域の平面上の内部の位置において、エピタキシャル成長した高不純物密度のp型SiC 領域2を凸部として形成し、このp型SiC領域2を主電極領域として用いても良い。或いは、SiC基板1の表面の全面に他の半導体領域をエピタキシャル成長し、そのエピタ キシャル成長した他の半導体領域の表面の一部において、更に連続エピタキシャル成長し た高不純物密度のp型SiC領域2をメサエッチング等により凸部として形成し、このp 型SiC領域2を主電極領域として用いても良い。 【0069】 10

20

30

例えば、pnp型バイポーラトランジスタであれば、コレクタ領域となる低不純物密度 のp型(若しくは型)SiC基板1の表面に、n型SiC領域からなるベース領域をウ ェル形状に形成し、このベース領域の平面上の内部の位置において、主電極領域(エミッ 夕領域)としての高不純物密度のp型SiC領域2を凸部として形成しても良い。この場 合、コレクタ領域となる低不純物密度のp型SiC基板1の代わりに真性半導体(i型) のSiC基板1を用い、i型SiC基板1の裏面(若しくは表面の一部)に、高不純物密 度のp型SiC領域からなるコレクタ領域を形成しても良い。

【0070】

GTOサイリスタ等のサイリスタであれば、 pベース領域となる p型SiC基板1の表面の一部又は全面に、 n型SiC領域からなる nベース領域を形成し、この nベース領域<sup>10</sup>の内部に、アノード領域(主電極領域)としての高不純物密度の p型SiC領域2をエピタキシャル成長により、凸部形状に形成することが可能である。この場合、 pベース領域となる p型SiC基板1の裏面には、カソード領域としての n型SiC領域が形成される

[0071]

一方、nチャネルの接合型FETや接合型SITでは、チャネル領域として機能するn型SiC基板(或いは型SiC基板若しくはi型SiC基板)1の表面に、ソース領域(主電極領域)としての高不純物密度のp型SiC領域2を凸部形状に形成可能である。 また、nチャネルのSIサイリスタでは、チャネル領域として機能するn型SiC基板( 或いは型SiC基板若しくはi型SiC基板)1の表面に、アノード領域としての高不 純物密度のp型SiC領域2を凸部形状に形成可能である。

20

【0072】

p チャネルのパワーIGTでは、 n 型チャネル領域として機能する n 型 S i C 基板(或 いは 型SiC基板)1の表面に、ドレイン領域(主電極領域)としての高不純物密度の p型SiC領域2を凸部形状に形成可能である。この場合、n型SiC基板(或いは 型 SiC基板)1の表面の他の場所に、ドレイン領域2に対向して、ソース領域(他の主電 極領域)としての高不純物密度のp型SiC領域が凸部形状に形成される。そして、ソー ス領域とドレイン領域2の間のn型SiC基板(或いは 型SiC基板)1の表面にゲー ト酸化膜が形成され、このゲート酸化膜の上に、ゲート電極が形成される。ゲート電極と しては、タングステン(W)、チタン(Ti)、モリブデン(Mo)等の高融点金属、こ れらのシリサイド(WSi,,TiSi,,MoSi,)等が使用可能である。或いは、 2 重拡散構造の p チャネルのパワーIGTでは、ドリフト領域として機能する p 型SiC 基板(或いは 型SiC基板若しくはi型SiC基板)1の表面に、ドレイン領域(主電 極領域)としての高不純物密度のp型SiC領域2を凸部形状に形成可能である。この場 合、ソース領域としての他のp型SiC領域が、p型SiC基板1の表面に形成されたn ボディ領域に形成される。同様に、 n 型 S i C 基板(或いは 型 S i C 基板)1の表面に ドレイン領域としてのp型SiC領域2と、ソース領域してのp型SiC領域を凸部形状 に形成し、ソース領域とドレイン領域2の間のn型SiC基板(或いは 型SiC基板) 1の表面に、ショットキー電極を構成すれば、MESFETが実現出来る。

【0073】

n チャネルのIGBTでは、ドリフト領域として機能するn型SiC基板(或いは型 SiC基板)1の表面に、コレクタ領域としての高不純物密度のp型SiC領域2を凸部 形状に形成可能である。この場合、エミッタ領域としての他のn型SiC領域が、n型( 或いは型)SiC基板1の表面に形成されたpボディ領域に形成される。本発明の第1 の実施の形態に係るオーミック電極構造体は、これら種々の半導体電子デバイスの主電極 領域としての高不純物密度のp型SiC領域2に適用可能である。

【0074】

加熱反応層8は、p型SiC領域2の表面の一部から内部に進入すると同時に、p型S iC領域2の表面から上方に突出して形成されている。熱酸化膜3は、加熱反応層8が貫 通する第1の開口部を有し、且つSiC基板1とp型SiC領域2との界面を覆うように 30

、SiC基板1とp型SiC領域2の表面に接して配置されている。上部絶縁膜4は、熱酸化膜3とは組成若しくは密度の異なる絶縁膜であって、第1の開口部に連続した第2の 開口部を有している。図1に示すように、電極膜7の最上部の位置は、第2の開口部の内 部に存在する。第1及び第2の開口部は共通の開口部6を構成している。 【0075】

本発明の第1の実施の形態に係るオーミック電極構造体において、「熱酸化膜3とは組成の異なる絶縁膜」とは、PSG(リん珪酸ガラス)膜、BSG(硼珪酸ガラス)、BPSG(硼リん珪酸ガラス)或いはSi<sub>3</sub>N<sub>4</sub>膜等の絶縁膜の意である。また、「熱酸化膜3とは密度の異なる絶縁膜」とは、熱酸化膜以外の方法で堆積したSiO<sub>2</sub>膜等の絶縁膜の意である。例えば、CVD法、スパッタリング法、真空蒸着法等の、化学的若しくは物理的堆積方法によるSiO<sub>2</sub>膜が該当する。図1に示すSiCの熱酸化膜3は、Si熱酸化膜よりは劣るが、Si熱酸化膜に近いSiO<sub>2</sub>膜である。熱酸化膜とその他の方法で堆積したSiO<sub>2</sub>膜とでは密度が違うので断面を高分解能SEM観察すると境界が見える。

そして、Si熱酸化膜に近いSiCの熱酸化膜3の絶縁破壊電界強度は、厚さ10nm で14MV/cm程度である。一方、熱酸化以外の方法で形成したSiO<sub>2</sub>膜の絶縁破壊 電界強度は、この値よりも小さい。例えば、CVDで堆積したSiO<sub>2</sub>膜の絶縁破壊電界 強度は、同じ厚さ10nmで6MV/cm程度であるので、絶縁破壊電界強度を測定すれ ば、明瞭にSiCの熱酸化膜3と上部絶縁膜4とは識別可能である。

【0077】

また、SiCの熱酸化膜3は、Si熱酸化膜に近いSiO<sub>2</sub>膜であるので、BHF溶液 に対するエッチング速度は100nm/分程度である。これに比し、CVDで堆積したS iO<sub>2</sub>膜に対するエッチング速度は1.5倍から3倍位高い。従って、BHF溶液に対す るエッチング速度を測定すれば、明瞭にSiCの熱酸化膜3と上部絶縁膜4とは識別可能 である。

【0078】

ミクロには、CVDで堆積したSiO<sub>2</sub>膜中には、SiCの熱酸化膜3より水素やカーボン結合が多く、Si-O-Si結合距離がSiCの熱酸化膜3より長いので、赤外線吸収スペクトルやラマン分光によっても、明瞭にSiCの熱酸化膜3と上部絶縁膜4とは識別可能である。

【 0 0 7 9 】

図1に示すようなSiCの熱酸化膜以外の種々のSiO<sub>2</sub>膜等の上部絶縁膜4を、Si Cの熱酸化膜3の上部に形成した積層構造を採用すれば、半導体装置の仕様として要求さ れる耐圧や表面の安定性を確保しつつ、SiCの表面モホロジーを良好に維持出来る。 【0080】

熱酸化膜3の厚さは2~50nmであることが望ましい。特に、5~20nmの範囲の 熱酸化膜3の厚さが望ましい。熱酸化膜3の厚さが、5nmより薄い場合は表面研磨やイ オン注入法で生じたSiC基板1表面の損傷領域を除去する効果ならびに表面の異物を除 去する効果が乏しくなる。一方、熱酸化膜3の厚さが、50nmより厚い場合は過度な熱 酸化によりSiC基板1表面が次第に荒れ、表面モホロジーが低下するという問題がある 。このため、コンタクト抵抗 cの低減には上記範囲の熱酸化膜3の厚さが有益な効果を もたらす。

【0081】

熱酸化膜3の厚さと上部絶縁膜4の厚さとを合計したフィールド絶縁膜5の総厚は、1 00nm~3µmであることが望ましい。特に、300nm以上であることが望ましい。 また、高耐圧の電力用半導体装置であれば、800nm以上にすれば良い。但し、フィー ルド絶縁膜5があまり厚くなると、クラック等が発生するので、3µm以上は好ましくない。

[0082]

図1に示す電極膜7は、上部絶縁膜4の第2の開口部において、加熱反応層8の上部に 50

20

10

30

配置された A 1 及び T i の少なくとも一方を含む金属から構成されている。この「A 1 及 び T i の少なくとも一方を含む金属からなる電極膜 7 」は、

(
i)下部のTi-Si合金膜と上部のTi膜とからなる積層膜、

(ii)下部のAl-Si合金膜と上部のAl膜とからなる積層膜、及び

(iii)下部のAl-Ti-Si合金膜と上部のAl-Ti合金膜とからなる積層膜の いずれかであることが好ましい。

【0083】

後述するように、本発明は、

(i) A1層の上にTi層を堆積したA1/Ti積層膜、

(ii) T i 層の上にA l 層を堆積したT i / A l 積層膜、

(iii) Al - Ti合金膜

を p 型 S i C 領域 2 との反応させ、加熱反応層 8 を形成することにより、ショットキー障壁を極めて低く、且つ障壁の厚さを薄くしている。このことに由来して、図 1 に示す電極膜 7 は、この加熱反応層 8 の生成後の、未反応の金属層及び加熱反応層 8 を拡散してきた金属 S i との化合部からなる積層構造である。即ち、

(i) A 1 層の上にT i 層を堆積したA 1 / T i 積層膜においては、熱処理前の下層の A 1 層が熱処理により加熱反応層 8 となる。このとき、熱処理前の上層のT i 層において は、加熱反応層を拡散してきた金属S i との反応により下部にT i - S i 合金膜が生成さ れる。この下部のT i - S i 合金膜と上部の未反応のT i 膜とからなる積層膜で、電極膜 7 を構成することになる。

[0084]

(ii) T i 層の上にA 1 層を堆積した T i / A 1 積層膜においては、熱処理前の T i 層 が熱処理により加熱反応層 8 となる。一方、熱処理前のA 1 層においては、加熱反応層を 拡散してきた金属 S i との反応により下部にA 1 - S i 合金膜が生成され、上部に未反応 のA 1 膜が残留する。

【0085】

(ii) A 1 - T i 合金膜においては、熱処理前の下部のA 1 - T i 合金膜が熱処理により加熱反応層 8 となり、熱処理前の最上部には未反応のA 1 - T i 合金膜が残る。そして、加熱反応層 8 との境界部には、加熱反応層を拡散してきた金属 S i との反応によりA 1 - T i - S i 合金膜が生成される。

[0086]

図2は、Ti層の上にA1層を堆積したTi/A1積層膜を、1000 で2分間熱処 理した後において、オージェ電子分光(AES)法を用いて、オーミック電極構造体の深 さ方向の組成を分析した結果を示す図である。AES測定時のスパッタリングによるエッ チング速度は、SiO<sub>2</sub>換算で13nm/分である。図2に示すように、最も表面側には 、配線導体素片9としてのA1が存在する。配線導体素片9の下には、酸素(O)を含む A1と、その下のSiを含むA1とからなる電極膜7が存在する。電極膜7の厚さは、ス パッタリングによるエッチング速度を考慮すると312nmである。電極膜7の下には、 厚さ367nmの加熱反応層8が存在する。加熱反応層8は、炭素(C)及びSiを含む Ti層である。加熱反応層8の下が、SiC基板1である。

С<sub>К L L</sub>, A l <sub>K L L</sub>, S i <sub>L V V</sub>を用いたターゲット・ファクター・アナリシス(T F A)により、各元素の化学状態を判断すると、Cについては、化学状態が2 成分に分け られ、表面側の成分はT i の分布と重なる。図示を省略したピーク形状からも、これは、 加熱反応層 8 におけるT i の炭化物(T i C)であると推定される。一方、深い方の成分 はS i C 基板 1 の S i C に起因した成分であると推定される。

【0088】

A1についても化学状態は、2成分に分けられ、図示を省略したピーク形状からも金属 成分と酸化物成分の存在が推定される。それぞれの成分のプロファイルで、酸化物のプロ ファイルは、0のプロファイルと良く一致している。 10

20

[0089]

Siについては、2成分乃至3成分に分けられる。プロファイルの分割時は、2成分の フィッティングの方が良好なので、ここで2成分系で考察する。図示を省略したピーク形 状からは、金属成分と炭化物成分の存在が推定される。金属成分のプロファイルについて は、表面側は、A1<sub>K L</sub>のA1金属成分のプロファイルと良く一致する。TiC層に対 応する内部領域では、A1金属成分のプロファイルとの間に乖離が認められる。そこで、 図示を省略したスペクトルの形状から化学状態を判断すると、A1金属成分と対応するス ペクトルとの差が認められない。従って、金属成分であると判断される。このことから、 加熱反応層 8 の TiC層では、Siが金属状態で存在すると推定される。

(17)

【0090】

10

また、 T i 層以降で認められる成分は、 C ( S i C )のプロファイルと良く一致し、ピーク形状からも S i C 基板 1 の S i C であると推定される。

【 0 0 9 1 】

このように、AES測定によれば、Ti/A1積層膜を、1000 で2分間熱処理した場合には、加熱反応層8は、金属の炭化物(TiC)と金属シリコンとを含む固溶体であることが推定出来る。A1/Ti積層膜を、熱処理した場合には、加熱反応層8は、A 1Cと金属シリコンとを含む固溶体となっていると推定される。この金属の炭化物と金属 シリコンとを含む固溶体からなる加熱反応層8が、金属/半導体接合におけるショットキ ー障壁を極めて低くし、且つ、界面のモホロジーを良好にし、結果として、加熱反応層8 を均一に生成出来ると判断される。

[0092]

Ti/Al積層膜或いはAl/Ti積層膜の一要素のAl膜はSi半導体電子デバイスの配線で多用されているAl-Si共晶膜に替えることも出来る。

【0093】

図1に示すように、SiC基板1の表面に、高い表面キャリア(ホール)密度を有する p型SiC領域2が形成されている。p型SiC領域2は、p型エピタキシャル膜をメサ 状に残した領域2である。p型SiC領域2の表面キャリア密度は1×10<sup>18</sup>/cm<sup>3</sup>~ 5×10<sup>21</sup>/cm<sup>3</sup>であることが望ましい。より、好ましくは1×10<sup>18</sup>/cm<sup>3</sup>以上の表 面キャリア密度が望ましい。

【0094】

なお、半導体装置の設計により、各主電極領域及び制御電極に配線導体素片(主電極配 線)9を介して接続される複数のボンディングパッドを、フィールド絶縁膜5の上に形成 しても良い。そしてこの配線導体素片(主電極配線)9及びボンディングパッドの上部に は、酸化膜(SiO<sub>2</sub>)、PSG膜、BPSG膜、窒化膜(Si<sub>3</sub>N<sub>4</sub>)、或いはポリイミ ド膜等からなるパッシベーション膜を形成しても良い。そして、パッシベーション膜の一 部に複数の電極層を露出するように複数の開口部(窓部)を設け、ボンディングを可能に することが出来る。

【0095】

次に図 3 ~図 5 に示す工程断面図(その 1 ~その 3 )を参照しながら、本発明の第 1 の 実施の形態に係るオーミック電極構造体の製造工程を説明する。

【0096】

(イ)先ず図3(a)に示すように、8°オフの4H-SiC基板1のSi面表面に、 1×10<sup>19</sup>/cm<sup>3</sup>以上の高不純物密度のp型不純物(Al)を添加した厚さ数100n mのp型エピタキシャル成長層(p型SiC領域)20をエピタキシャル成長する。続い て、このp型エピタキシャル成長層(p型SiC領域)20の上に、厚さ1.2µmのシ リコン酸化膜(SiO<sub>2</sub>膜)をCVD法で堆積し、周知のフォトリソグラフィ法と反応性 イオンエッチング(RIE)法等のエッチング技術で、p型SiC領域2に対応するエッ チングマスク21を形成する。

【0097】

(ロ)次に、SiO<sub>2</sub>膜からなるエッチングマスク21を使用し、SF<sub>6</sub>とO<sub>2</sub>をエッチ 50

30

40

ャントガスとしたRIE法で、図3(b)に示すように、不要なエピタキシャル層を除く 。更に、その後、SiO<sub>2</sub>膜からなるエッチングマスク21をフッ酸(HF)で全面除去 して、素子分離されたメサ構造のp型SiC領域22を形成する。なお、p型SiC領域 22が、パワーIGTのドレイン領域として機能する場合は、SiC基板1の表面の他の 場所に、同様な手法で(ドレイン領域2の形成と同時に)、ドレイン領域2に対向して、 ソース領域としてのp型SiC領域が凸部形状に形成される。この場合、SiC基板1と しては、n型SiC基板、或いは型SiC基板を選べば良い。

(18)

【 0 0 9 8 】 ( ハ )そして、シリコン( S i )プロセスで周知の R C A 洗浄法等の所定の洗浄法を用 いて、 S i C 基板 1 を十分清浄化する。 R C A 洗浄法は、 H <sub>2</sub> O <sub>2</sub> + N H <sub>4</sub> O H 混合液( S

いて、SiC基板1を十分清浄化する。RCA洗浄法は、H<sub>2</sub>O<sub>2</sub>+NH<sub>4</sub>OH混合液(S С-1)とH<sub>2</sub>O<sub>2</sub>+HC1混合液(SС-2)による浸漬処理を組み合わせ行う伝統的な 半導体SiC基板1の洗浄法である。そして、図3(c)に示すように、十分清浄化され たSiC基板1の表面を、1000 から1150 において乾燥酸素雰囲気で熱酸化し 、表面に厚さ5~40nm熱酸化膜3を成長する。なお、乾燥酸素雰囲気の代わりに、水 蒸気を用いてもかまわない。乾燥酸素中、雰囲気1150 で3時間熱酸化すれば、35 ~40nmの熱酸化膜3が得られる。水蒸気を用いたウェット雰囲気中、1150 で2 時間熱酸化すれば、30~35nmの熱酸化膜3が得られる。水蒸気を用いたウェット雰 囲気の熱酸化の場合は、その後アルゴン(Ar)中で1150 、30分程度アニールす ることが好ましい。熱酸化膜3を20nm以下にするためには、酸化温度を下げる若しく は、酸化時間を短縮すれば良い。パワーIGTの製造工程として考えるならば、ソース領 域とドレイン領域2の間のSiC基板1の表面に形成される熱酸化膜3をゲート酸化膜と して使用することも可能である。

【0099】

(二)次に、図4(d)に示すように、熱酸化膜3の上に、常圧CVD法でSiO<sub>2</sub>膜 からなる上部絶縁膜4を堆積し、2層構造からなるフィールド絶縁膜5を形成する。熱酸 化膜3の厚さと上部絶縁膜4の厚さとを合計したフィールド絶縁膜5の総厚を、600n m~1.5µm程度にすることが望ましい。仮に、パワーIGTの製造工程として考える ならば、上部絶縁膜4の堆積前に、ゲート電極の形成をしておけば良い。即ち、熱酸化膜 3の形成後、W、Ti、Mo等の高融点金属、或いは、これらのシリサイド(WSi<sub>2</sub>, TiSi<sub>2</sub>,MoSi<sub>2</sub>)等のゲート電極材料を、熱酸化膜3の上に、スパッタリング法 、真空蒸着法、CVD法等で堆積する。そして、フォトリソグラフィ法とRIE法とを用 いて、ゲート電極材料をパターニングし、ソース領域とドレイン領域2の間のゲート酸化 膜3の上にゲート電極を形成すれば良い。そして、ゲート電極形成後、RCA洗浄法等で SiC基板1を清浄化する。十分清浄化されたゲート電極及び熱酸化膜3の上に、常圧C VD法でSiO<sub>2</sub>膜からなる上部絶縁膜4を堆積し、2層構造からなるフィールド絶縁膜 5を形成する。

[0100]

(ホ)次にフィールド酸絶縁膜5の表面に厚さ1~2µmのフォトレジスト22をスピンナーを用いて塗布する。そして、所定のフォトマスク(レティクル)を用い、フォトレジスト22を選択的に露光し、現像することによって開口部6に対応する部分のフォトレジスト22を除去する。続いて、このフォトレジスト22のパターンをエッチングマスクとして用い、SiC基板1をBHF溶液に浸漬し、ウェット・エッチングすることで、図4(e)に示すように、フィールド絶縁膜5に開口部6を形成する。微細な開口部6を形成する時は、ガスプラズマを用いたドライ・エッチングが好ましい。例えば、CHF<sub>3</sub>やC<sub>2</sub>F<sub>6</sub>などをエッチャントとしたRIE法や電子サイクロトロン共鳴イオンエッチング(ECRイオンエッチング)等の種々のドライ・エッチングを使用することが出来る。この場合、最初にドライ・エッチングを行い、フィールド絶縁膜5を数10nm残したところで、ウェット・エッチングに切り換えるようにする。開口部6をドライ・エッチングで、最後まで貫通させると、

1) SiC基板1の表面が過剰なプラズマエネルギによるプラズマ損傷で荒れる、

10

30

20

2) エッチング反応で生成した反応生成物であるハイドロ・カーボンがSiC基板1の 表面に再付着し、表面を汚染する

という弊害が起こり、後述の加熱反応層の均一生成に大きな障害になる。更には、コンタ クト抵抗 cを劇的に増加させる結果となるので好ましくない。 【0101】

(へ)その後、エッチングマスクとしてのフォトレジスト22を残存した状態で、BH F溶液を超純水で完全に濯ぎ落とした(リンスした)後、乾燥する。そして、レジストマ スク22が被着した状態のSiC基板1を、真空蒸着装置のチャンバー中に速やかに据え 付け、直ちに真空排気する。コンタクト・ウインドウ開口エッチングから真空排気までの 大気中放置時間は、コンタクト抵抗 cの大小をする極めて重要な因子である。大気中放 置時間が長いと、開口部のSiC基板1の表面に自然酸化膜が生成されたり、望まぬ異物 が付着する。このため、後述の加熱反応層の均一生成に大きな障害となり、ひいてはコン タクト抵抗 cを劇的に増加させるので、5分以内の短時間で行う。そして、真空蒸着装 置のチャンバーをターボ分子ポンプ、クライオポンプ等で、1.3×10<sup>-5</sup> Pa未満の 圧力まで真空排気し、図4(f)に示すように、SiC基板1の表面にA1-Ti系電極 膜17を蒸着する。図4(f)に示すように、開口部の側壁にA1-Ti系電極膜17が 付着しないようにするためには、オリフィス等を用いて、蒸着ビームの指向性を向上させ て行えば良い。

【0102】

(ト) A 1 - T i 系電極膜 1 7 の真空蒸着後、S i C 基板 1 を真空蒸着装置のチャンパ 20 ーから取り出す。続いて、リフトオフ法を用いて、図 5 (g)に示すように、開口部のみ に A 1 - T i 系電極膜 7 が選択的に埋設された基板構造を得る。即ち、S i C 基板 1 をア セトンなどの有機溶剤或いは専用のフォトレジスト剥離液に浸漬させ、S i C 基板 1 表面 に残されているフォトレジスト 2 2 を完全に除去すると、フォトレジスト 2 2 の上に被着 した A 1 - T i 系電極膜 1 7 もフォトレジスト 2 2 とともに除かれるので、図 5 (g)に 示すように、開口部のみに A 1 - T i 系電極膜 2 7 が選択的に残存する。 【 0 1 0 3】

(チ)しかる後、SiC基板1を700~1050の非酸化性雰囲気で、短時間( 数分程度)の熱処理を施すと、図5(g)に示すように、A1-Ti系電極膜27とSi C基板1が相互に反応して、両者の界面領域に加熱反応層8が生成され、加熱反応層とp 型SiCとの間で優れたオーミック特性が実現される。数分程度の短時間の熱処理を行う ためには、赤外線(IR)ランプ加熱を用いれば良い。ここで「非酸化性雰囲気」とは酸 素(O。)や水(H。O)等の酸素を含む化合物の気体を含まない雰囲気のことである。具 体的には、超高純度アルゴン(Ar)や超高純度窒素(N₂)などの超高純度不活性ガス 雰囲気、或いは、高真空等が、「非酸化性雰囲気」として好適である。これら熱処理雰囲 気に酸素が僅かでも含まれると、熱処理で表面にA1やTiの酸化物(=絶縁物)が生じ たり、加熱反応層の形成が阻害されたりするので、酸素及び水の分圧の制御に関しては、 厳重なる管理が必要である。具体的には、熱処理雰囲気に含まれる酸素及び水の分圧は少 なくとも、1×10<sup>-3</sup> Pa~1×10<sup>-10</sup> Pa程度、望ましくは、1.×10<sup>-5</sup> Pa ~ 1 × 1 0<sup>-1 0</sup> P a 程度であることが望ましい。超高純度不活性ガス雰囲気中で熱処理 する場合は、ガス配管のベーキングやリークの点検の他に、脱酸素装置やガス純化装置の 採用等の厳重なる管理が必要である。また、高真空中で熱処理する場合は、A1やTiは ゲッタリング作用があり、厳密には1×10<sup>-8</sup>Pa程度の真空中でも表面が酸化するの で、クライオパネル等を併用して、酸素及び水の分圧を1×10<sup>-8</sup>Pa~1×10<sup>-10</sup> Pa程度に制御して、超高真空下で熱処理をすることが好ましい。Al - Ti系電極膜2 7として、A1層の上にTi層を堆積したA1/Ti積層膜においては、熱処理前の下層 のA1層が熱処理により加熱反応層8となる。このとき、熱処理前のTi層は、下部にT i - Si合金膜が生成され、このTi - Si合金膜と上部の未反応のTi膜との積層膜か らなる電極膜7が加熱反応層8の上に生成される。A1-Ti系電極膜27として、Ti 層の上にA1層を堆積したTi/A1積層膜においては、熱処理前のTi層が熱処理によ

10

30

20

り加熱反応層 8 となり、熱処理前の A 1 層は、下部に A 1 - S i 合金膜が生成され上部に 未反応の A 1 膜が残留するので、 A 1 - S i / A 1 層からなる電極膜 7 が加熱反応層 8 の 上に生成される。 A 1 - T i 系電極膜 2 7 として A 1 - T i 合金膜を用いた場合には、熱 処理前の下部の A 1 - T i 合金膜が熱処理により加熱反応層 8 となり、熱処理前の最上部 には未反応の A 1 - T i 合金膜が残る。また、加熱反応層 8 との境界部には、 A 1 - T i - S i 合金膜が生成されるので、 A 1 - T i - S i / A 1 - T i 層からなる電極膜 7 が加 熱反応層 8 の上に生成される。熱反応層 8 としては、金属の炭化物と金属シリコンとを含 む固溶体が形成される。

[0104]

(リ)加熱反応層 8 の形成後に、図5(i)に示すように、SiC基板11全面にA1 10 等の導体膜19を蒸着する。そして、フォトリソグラフィ法とRIE等のエッチング技術 でパターニングして、図1に示すような配線導体素片9を形成すれば、本発明の第1の実 施の形態に係るオーミック電極構造体が完成する。この配線導体素片9が、ドレイン電極 配線(主電極配線)であれば、同様に、ドレイン領域2に対向して配置されたソース領域 に対しても、ソース電極配線(主電極配線が接続され、パワーIGTが完成する(ソース 電極側のオーミック電極も、ドレイン電極側と全く同一工程で、同時に形成可能である。 )。なお、パターニングの際のエッチャント(=エッチング液或いはエッチングガス)が A1 - Ti系電極膜7を侵す時は、A1等の導体膜19は必ずA1 - Ti系電極膜7を覆 うように配設する構成とすれば良い。

【 0 1 0 5 】

本発明の第1の実施の形態に係るオーミック電極構造体の効果を厳密に評価するために 、線型伝送線路モデル(リニアTLM)評価法を用いて、コンタクト抵抗 cを測定した 。リニアTLM評価法においては、先ず、長方形の素子分離領域(ここではn型領域)の 長辺方向に、コンタクト間隔を変化させながら、方形のコンタクトを横一列に並べた構造 のリニアTLMコンタクト群を用意する。そして、隣接する2つのコンタクト間の電流 -電圧特性から抵抗を求める。リニアTLM評価法では、この抵抗をコンタクト間隔の関数 として整理し、これを直線近似して数式処理を行い、最終的に厳密なコンタクト抵抗 c を求める。

[0106]

 評価した試料の構成は次の通りである。p型エピタキシャル層の厚さと不純物密度はそ 30 れぞれ800nm、1.2×10<sup>19</sup>/cm<sup>3</sup>(A1ドープ)である。A1-Ti系電極膜 7はTi(50nm厚)/A1(300nm厚)積層膜で構成されている。フィールド絶 縁膜5を構成する熱酸化膜3は、1100 ドライ酸化膜(10nm厚)で、その上の上 部絶縁膜4は、常圧CVDで成膜したSiO<sub>2</sub>膜(400nm厚)である。加熱反応層8 を形成するための熱処理温度及び熱処理時間、熱処理雰囲気はそれぞれ1000 、5分 、純Ar雰囲気である。TLMパターンを構成するコンタクト群のコンタクト幅及び長さ はそれぞれ200µm,100µm、コンタクト間隔L=6,10,15,20,25, 30µmである。

[0107]

図6はコンタクト間隔をパラメータにして、隣接するコンタクト電極間の電流 - 電圧特 40 性を示している。原点を通る直線が得られていることから、TLMパターンを構成するす べての電極でオーミック・コンタクトが得られているのが判る。図6の直線の傾きから求 めたコンタクト電極間の抵抗と距離の関係をプロットすると図7のようになる。データは バラツキの少ない1直線近似され、TLM法によりコンタクト抵抗 c=9.5×10<sup>-7</sup>

cm<sup>2</sup>が得られる。他の条件を同じにして、Ti/Al積層電極膜の替わりに、Al(
 150nm厚)/Ti(15nm厚)積層電極膜を用いた場合には c=7.0×10<sup>-6</sup> cm<sup>2</sup>が得られる。また、Al-Ti合金を用いた場合は、 c=9.0×10<sup>-6</sup> c

m<sup>2</sup>が得られる。

**[**0108]

本発明の第1の実施の形態に係るオーミック電極構造体の製造方法において、熱処理温 50

度は、900 以上が好ましい。上記のTi/A1積層電極膜からなるTLMパターンを 用いたコンタクト抵抗 cの測定によれば、熱処理温度700 では、 c=1.2×1 0<sup>-2</sup> cm<sup>2</sup>、熱処理温度800 では、 c=1.3×10<sup>-3</sup> cm<sup>2</sup>、熱処理温度9 00 では、 c=4.3×10<sup>-6</sup> cm<sup>2</sup>であり、熱処理温度1000 では、上述し たように、 c=9.5×10<sup>-7</sup> cm<sup>2</sup>が得られたからである。 【0109】

また、上記のTi/Al積層電極膜を用いたコンタクト抵抗 cの測定において、Al の膜厚を300nmと一定にして、Tiを10nm,20nm、50nm,100nmと 振ってみたときのコンタクト抵抗 cは100nmが最も低く、50nmで一桁上昇(悪 化)し、20nm,10nmと緩やかに高くなる。従って、Tiの膜厚は、50nm以上 が好ましい。より好ましくは、100nm~300nmの値を選ぶと良い。 【0110】

このように本発明の第1の実施の形態に係るオーミック電極構造体は、10<sup>-6</sup> cm<sup>2</sup> 台或いはこれ以下の実用的なコンタクト抵抗 cを達成している。この結果、p型SiC に対するオーミック・コンタクトにおけるコンタクト抵抗 cが高い、或いは単純化され た構成で現実のSiC電子デバイスの製造に適用出来ない、というSiC電子デバイスの 従来技術における問題点を解決している。

【0111】

(第2の実施の形態)

図8に示す本発明の第2の実施の形態に係るオーミック電極構造体の特徴は、SiC基 20 板1に選択的なイオン注入法でp型SiC領域32を構成した点である。即ち、本発明の 第2の実施の形態に係るオーミック電極構造体は、SiC基板1、SiC基板1の表面に 選択的に形成されたp型SiC領域32、このp型SiC領域32の表面の一部に形成さ れた加熱反応層8、SiC基板1とp型SiC領域32との界面を覆う熱酸化膜3、熱酸 化膜3の表面に配置された上部絶縁膜4、加熱反応層8の上部に配置された電極膜7とを 少なくとも有する。p型SiC領域32は、半導体装置、特に半導体電子デバイスの主電 極領域として機能する。

**[**0 1 1 2 **]** 

熱酸化膜3と、上部絶縁膜4との積層構造により、フィールド絶縁膜5を構成している。更に、電極膜7に電気的に接続するように、フィールド絶縁膜5の上には、配線導体素 片9が形成されている。配線導体素片9は図8に示すオーミック・コンタクトを他の部位 と結線する配線部材であり、半導体装置の主電極配線として機能する。従って、設計にも よるが、配線導体素片9は所定のボンディングパッドにまで接続される主電極配線でも良い。この配線導体素片9には、周知のA1、A1-Si共晶、A1-Cu-Si共晶、C u、Ti-W合金などが用いられる。

【0113】

加熱反応層8は、p型SiC領域32の表面の一部から内部に進入すると同時に、p型SiC領域32の表面から上方に突出して形成されている。熱酸化膜3は、加熱反応層8 が貫通する第1の開口部を有し、且つSiC基板1とp型SiC領域32との界面を覆うように、SiC基板1とp型SiC領域32の表面に接して配置されている。上部絶縁膜4は、熱酸化膜3とは組成若しくは密度の異なる絶縁膜であって、第1の開口部に連続した第2の開口部を有している。図8に示すように、電極膜7の最上部の位置は、第2の開口部の内部に存在する。第1及び第2の開口部は共通の開口部6を構成している。

本発明の第1の実施の形態で定義したように、第2の実施の形態に係るオーミック電極 構造体において、「熱酸化膜3とは組成の異なる絶縁膜」とは、PSG膜、BSG、BP SG或いはSi<sub>3</sub>N<sub>4</sub>膜等の絶縁膜の意である。また、「熱酸化膜3とは密度の異なる絶縁 膜」とは、熱酸化膜以外の方法、例えば、CVD法、スパッタリング法、真空蒸着法等で 堆積したSiO<sub>2</sub>膜等の絶縁膜が該当する。図8に示すSiCの熱酸化膜3は、Si熱酸 化膜よりは劣るが、Si熱酸化膜に近いSiO<sub>2</sub>膜である。熱酸化膜とその他の方法で堆

10

積したSiO<sub>2</sub>膜とでは密度が違うので断面を高分解能SEM観察すると境界が見える。 また、SiCの熱酸化膜3と上部絶縁膜4とは、絶縁破壊電界強度、BHF溶液に対する エッチング速度、赤外線吸収スペクトルやラマン分光スペクトルを測定すれば、明瞭に識 別可能である。

(22)

【0115】

熱酸化膜3の厚さは2~50nmであることが望ましい。特に、5~20nmの範囲の 熱酸化膜3の厚さが望ましい。第1の実施の形態で説明したように熱酸化膜3の厚さが、 5nmより薄い場合は表面研磨やイオン注入法で生じたSiC基板1表面の損傷領域を除 去する効果ならびに表面の異物を除去する効果が乏しくなる。一方、熱酸化膜3の厚さが 、50nmより厚い場合は過度な熱酸化によりSiC基板1表面が次第に荒れ、表面モホ ロジーが低下するからである。

【0116】

熱酸化膜3の厚さと上部絶縁膜4の厚さとを合計したフィールド絶縁膜5の総厚は、1 00nm~3µmであることが望ましい。特に、300nm以上であることが望ましい。 また、高耐圧の電力用半導体装置であれば、800nm以上にすれば良い。但し、フィー ルド絶縁膜5があまり厚くなると、クラック等が発生するので、3µm以上は好ましくな い。

【0117】

図 8 に示すような S i C の熱酸化膜以外の種々の S i O<sub>2</sub>膜等の上部絶縁膜 4 を、 S i C の熱酸化膜 3 の上部に形成した積層構造を採用すれば、半導体装置の仕様として要求さ <sup>20</sup>れる耐圧や表面の安定性を確保しつつ、 S i C の表面モホロジーを良好に維持出来る。 【 0 1 1 8 】

図8に示す電極膜7は、上部絶縁膜4の第2の開口部において、加熱反応層8の上部に 配置されたA1及びTiの少なくとも一方を含む金属から構成されている。第1の実施の 形態で説明したように、この「A1及びTiの少なくとも一方を含む金属からなる電極膜 7」は、下部のTi-Si合金膜と上部のTi膜とからなる積層膜、下部のA1-Si合 金膜と上部のA1膜とからなる積層膜、及び下部のA1-Ti-Si合金膜と上部のA1 -Ti合金膜とからなる積層膜のいずれかであることが好ましい。また、熱反応層8は、 金属の炭化物と金属シリコンとを含む固溶体であることが好ましい。この金属の炭化物と 金属シリコンとを含む固溶体からなる加熱反応層8が、金属/半導体接合におけるショッ トキー障壁を極めて低くし、且つ、界面のモホロジーを良好にし、結果として、加熱反応 層8を均一に生成出来ると判断される。Ti/A1積層膜或いはA1/Ti積層膜の一要 素のA1膜はSi半導体電子デバイスの配線で多用されているA1-Si共晶膜等に替え ることも出来る。

【0119】

図8に示すように、SiC基板1の表面に、高い表面キャリア(ホール)密度を有する p型SiC領域32が形成されている。イオン注入法は、第1の実施の形態に係るエピタ キシャルp型SiC領域2の場合よりも高不純物密度のp型SiC領域32が形成出来る のが利点である。p型SiC領域32の表面キャリア密度(表面正孔密度)は少なくとも 1×10<sup>17</sup>/cm<sup>3</sup>以上、好ましくは1×10<sup>18</sup>/cm<sup>3</sup>以上であることが望ましい。 【0120】

SiC基板1の導電型や不純物密度は、本発明の第2の実施の形態に係るオーミック電 極構造体を利用する半導体装置の設計仕様によって異なる。更に、SiC基板1の表面に 、p型SiC領域32よりも平面面積の大きく、拡散深さの深い他の半導体領域をウェル 形状に配置し、その内部の表面にp型SiC領域32を形成しても良い。例えば、pnp 型バイポーラトランジスタであれば、コレクタ領域となるp型SiC基板1の表面に、n 型SiC領域からなるベース領域を形成し、このベース領域の内部に、エミッタ領域とし てのp型SiC領域32を形成しても良い。この場合、コレクタ領域となる低不純物密度 のp型SiC基板1の代わりに真性半導体(i型)のSiC基板1を用い、i型SiC基 板1の裏面(若しくは表面の一部)に高不純物密度のp型SiC領域からなるコレクタ領 30

10

域を形成しても良い。

【0121】

GTOサイリスタ等のサイリスタであれば、 pベース領域となる p型SiC基板1の表面に、 n型SiC領域からなる nベース領域を形成し、この nベース領域の内部に、アノード領域としての p型SiC領域32を形成可能である。この場合、 pベース領域となる p型SiC基板1の裏面には、カソード領域としての n型SiC領域が形成される。一方、 nチャネルの接合型FETや接合型SITでは、チャネル領域として機能する n型Si C基板1の表面に、ソース領域としての p型SiC領域32を形成可能である。また、 n チャネルのSIサイリスタでは、チャネル領域として機能する n型Si C基板1の表面に、ソース領域32を形成可能である。

【0122】

pチャネルのパワーIGTでは、ドリフト領域として機能するp型SiC基板1の表面 に、ドレイン領域としてのp型SiC領域32を形成可能である。この場合、ソース領域 としてのp型SiC領域32が、p型SiC基板1の表面に形成されたnボディ領域に形 成される。nチャネルのIGBTでは、ドリフト領域として機能するn型SiC基板(或 いは型SiC基板)1の表面に、コレクタ領域としての高不純物密度のp型SiC領域 32を形成可能である。この場合、エミッタ領域としての他のn型SiC領域が、n型( 或いは型)SiC基板1の表面に形成されたpボディ領域に形成される。本発明の第2 の実施の形態に係るオーミック電極構造体は、これら種々の半導体電子デバイスの主電極 領域として機能するp型SiC領域32に適用可能である。

[0123]

次に、図9~図11に示す工程断面図(その1~その3)を参照しながら本発明の第2 の実施の形態に係るオーミック電極構造体の製造工程を説明する。

【0124】

(イ)先ず、厚さ約1.5μmのSiO<sub>2</sub>膜33を、CVD法で4H-SiC基板1の 表面全面に堆積し、その上にフォトレジスト34をスピンコートする。そして、図9(a) に示すように、p型SiC領域形成予定領域の上に堆積したSiO<sub>2</sub>膜33を周知のフ ォトリソグラフィ法とウェット・エッチング技術で選択的に除去し、イオン注入マスク膜 33を形成する。

【0125】

(ロ)そして、図9(b)に示すように、イオン注入マスク膜33の上に、再びCVD 法で薄いSiO<sub>2</sub>膜からなるイオン注入スルー膜35を全面に堆積する。イオン注入スル ー膜35は、後述のイオン注入時の射影飛程(深さ)R<sub>p</sub>を調節するための膜である。イ オン注入スルー膜35を堆積した後、SiC基板1全面に<sup>27</sup>A1<sup>+</sup>や<sup>11</sup>B<sup>+</sup>(ホウ素 )などのp型不純物イオンを、少なくともSiC基板1の表面の不純物密度が1×10<sup>20</sup> / cm<sup>3</sup>以上になり、且つ、SiC基板1の結晶性を損なわないようにイオン注入する。 p型不純物イオンとしての<sup>27</sup>A1<sup>+</sup>を、SiC基板1にイオン注入する場合の条件の一 例を示すと、750 に加熱したSiC基板1に、次のようにドーズ量 / 加速エネルギ ーE<sub>AC</sub>を変えながら多段注入する:

第1イオン注入 = 0.9×10<sup>15</sup> cm<sup>-2</sup> / E<sub>A c</sub> = 30 KeV;
第2イオン注入 = 51.2×10<sup>15</sup> cm<sup>-2</sup> / E<sub>A c</sub> = 60 KeV;
第3イオン注入 = 1.5×10<sup>15</sup> cm<sup>-2</sup> / E<sub>A c</sub> = 100 KeV;
第4イオン注入 = 2.4×10<sup>15</sup> cm<sup>-2</sup> / E<sub>A c</sub> = 150 KeV;
第5イオン注入 = 3.0×10<sup>15</sup> cm<sup>-2</sup> / E<sub>A c</sub> = 190 KeV。
【0126】

(八)5段の多段イオン注入が終了したところで、イオン注入マスク膜33とイオン注入スルー膜35をフッ酸(HF)で全面除去する。そして、常圧Ar雰囲気で1700 1分の急速加熱処理を行うと、イオン注入された<sup>27</sup>A1<sup>+</sup>が活性化されて、図9(c) に示すように、高不純物密度を有するp型SiC領域32が選択的に形成される。 【0127】 10

20

30

(二)ここから後の工程は、第1の実施の形態の製造工程で説明した図3(c)以下の 工程とほぼ同様である。即ち、RCA洗浄法等のSiC基板1洗浄法を用いて、SiC基 板1を十分清浄化する。そして、図10(d)に示すように、十分清浄化されたSiC基 板1の表面を、乾燥酸素雰囲気で熱酸化し、表面に、厚さ5~20nmの熱酸化膜3を成 長する。

[0128]

(ホ)次に、図10(e)に示すように、熱酸化膜3の上に、常圧CVD法でSiO。 膜からなる上部絶縁膜4を堆積し、2層構造からなるフィールド絶縁膜5を形成する。 [0129]

10 (へ)次にフィールド酸絶縁膜5の表面に厚さ1~2µmのフォトレジスト22をスピ ンナーを用いて塗布する。そして、所定のフォトマスク(レティクル)を用い、フォトレ ジスト22を選択的に露光し、現像することによって開口部6に対応する部分のフォトレ ジスト22を除去する。続いて、このフォトレジスト22のパターンをエッチングマスク として用い、SiC基板1をBHF溶液に浸漬しウェット・エッチングすることで、図1 0 (f)に示すように、フィールド絶縁膜5 に開口部6を形成する。

(ト)その後、エッチングマスクとしてのフォトレジスト22を残存した状態で、超純 水で完全にリンスした後、乾燥する。そして、レジストマスク22が被着した状態のSi C基板1を、真空蒸着装置のチャンバー中に据え付け、直ちに真空排気する。そして、真 空蒸着装置のチャンバーをターボ分子ポンプ、クライオポンプ等で、1.3×10<sup>-5</sup> P a 未満の圧力まで真空排気し、図11(g)に示すように、SiC基板1の表面にA1 -T i 系電極膜17を蒸着する。

20

[0131]

(チ) A 1 - T i 系電極膜17の真空蒸着後、S i C 基板1を真空蒸着装置のチャンバ ーから取り出す。続いて、リフトオフ法を用いて、図11(h)に示すように、開口部の みにA1-Ti系電極膜7が選択的に埋設された基板構造を得る。即ち、フォトレジスト 22を完全に除去すると、図11(h)に示すように、開口部のみにAl-Ti系電極膜 7が選択的に残存する。

[0132]

30 (リ)しかる後、SiC基板1を700 ~1050 の非酸化性雰囲気で短時間(数 分程度)の熱処理を施すと、図11(i)に示すように、A1-Ti系電極膜とSiC基 板1が相互に反応して、両者の界面領域に加熱反応層8が生成される。この際、熱処理雰 囲気に含まれる酸素及び水の分圧は少なくとも、1×10<sup>-3</sup> Pa~1×10<sup>-10</sup> Pa程 度に制御する。この結果、加熱反応層8とp型SiC領域32との間で優れたオーミック 特性が実現される。A1-Ti系電極膜27として、A1層の上にTi層を堆積したA1 / T i 積層膜においては、熱処理前の下層のA 1 層が熱処理により加熱反応層 8 となる。 このとき、熱処理前のTi層は、下部にTi-Si合金膜が生成され、このTi-Si合 金膜と上部の未反応のTi膜との積層膜からなる電極膜7が加熱反応層8の上に生成され る。 A 1 - T i 系電極膜 2 7 として、 T i 層の上に A 1 層を堆積した T i / A 1 積層膜に 40 おいては、熱処理前のTi層が熱処理により加熱反応層8となり、熱処理前のA1層は、 下部にA1-Si合金膜が生成され、上部に未反応のA1膜が残留するので、A1-Si / A 1 層からなる電極膜 7 が加熱反応層 8 の上に生成される。 A 1 - T i 系電極膜 2 7 と してA1-Ti合金膜を用いた場合には、熱処理前の下部のA1-Ti合金膜が熱処理に より加熱反応層8となり、熱処理前の最上部には未反応のAl-Ti合金膜が残る。また 、加熱反応層8との境界部には、A1-Ti-Si合金膜が生成されるので、A1-Ti - Si / Al - Ti 層からなる電極膜 7 が加熱反応層 8 の上に生成される。熱反応層 8 と しては、金属の炭化物と金属シリコンとを含む固溶体が形成される。加熱反応層8の形成 後に、第1の実施の形態で説明した図5(i)と同様に、SiC基板11全面にA1等の 導体膜19を蒸着する。そして、フォトリソグラフィ法とRIE等のエッチング技術でパ ターニングして、図8に示すような配線導体素片9を形成すれば、本発明の第2の実施の 50

10

20

30

形態に係るオーミック電極構造体が完成する。 【 0 1 3 3 】

本発明の第2の実施の形態に係るオーミック電極構造体の効果を精密に評価するために、第1の実施の形態と同様なリニアTLMコンタクト群を作製した。評価した試料の構成 は次の通りである。p型SiC領域32(=イオン注入層)の不純物Alのドーピング密 度は加熱反応層8と接する付近で3×10<sup>20</sup>/cm<sup>3</sup>である。他の条件は、第1の実施の 形態に係るオーミック電極構造体と同じである。即ち、Al-Ti系電極膜7はTi(5 0 nm厚)/Al(300 nm厚)積層膜とし、フィールド絶縁膜5の熱酸化膜3は11 00 ドライ酸化膜(10 nm厚)、上部絶縁膜4は常圧CVDで成膜したSiO<sub>2</sub>膜( 400 nm厚)である。加熱反応層8を形成するための熱処理温度及び熱処理時間、熱処 理雰囲気はそれぞれ1000、5分、純Ar雰囲気であった。

【0134】

TLM法により得られたコンタクト抵抗 cは c=4.3×10<sup>-7</sup> cm<sup>2</sup>であった。第1の実施の形態より低い値が得られたのは、高ドーズ量のイオン注入と効果的な活性 化アニールで、高不純物密度が得られたためと考えられる。つまり、高不純物密度 p型S iC領域32の存在により、加熱反応層8とp型SiC領域32界面のショットキー障壁 がより薄くなったためと考えられる。他の条件を同じにして、このTi/Al積層電極膜 の替わりに、Al-Ti合金膜(400nm厚、Ti:10%含有)でp型オーミック・ コンタクトを形成するとTi/Al積層電極膜より数倍高いものの、従来技術に比べれば 低い c=1.2×10<sup>-6</sup> cm<sup>2</sup>が得られる。

【0135】

このように本発明の第2の実施の形態に係るオーミック電極構造体によれば、10<sup>-6</sup> cm<sup>2</sup>台或いはこれ以下の実用的なコンタクト抵抗 cを達成出来る。この結果、実際の デバイス構造に採用可能な微細な開口部(コンタクト・ウインドウ)の内部において、低 いコンタクト抵抗 cを得ることが出来、単純化された構成で、高性能なSiC電子デバ イスを簡単に製造出来る。

[0136]

(第3の実施の形態)

図12に示す本発明の第3の実施の形態に係るオーミック電極構造体は、電極膜47の 平面寸法が開口部より大きく、フィールド絶縁膜5に重畳するように配設している点が、 第1及び第2の実施の形態に係るオーミック電極構造体とは異なる。

【0137】

p型SiC領域32は第1の実施の形態のような高不純物密度のp型エピタキシャル成 長層からなるSiC領域で構成してもいいし、第2の実施の形態のような選択イオン注入 領域で構成しても良い。ここではイオン注入法で形成する例で説明する。第1及び第2の 実施の形態と同様に、p型SiC領域32は、半導体装置、特に半導体電子デバイスの主 電極領域として機能する。

【0138】

図12に示すように、本発明の第3の実施の形態に係るオーミック電極構造体は、Si C基板1、SiC基板1の表面に選択的に形成されたp型SiC領域32、このp型Si 40 C領域32の表面の一部に形成された加熱反応層8、SiC基板1とp型SiC領域32 との界面を覆う熱酸化膜3、熱酸化膜3の表面に配置された上部絶縁膜4、加熱反応層8 の上部に配置された電極膜47とを少なくとも有する。熱酸化膜3と、上部絶縁膜4との 積層構造により、フィールド絶縁膜5を構成している。熱酸化膜3は、加熱反応層8が貫 通する第1の開口部を有し、且つSiC基板1とp型SiC領域32との界面を覆うよう に、SiC基板1とp型SiC領域32の表面に接して配置されている。上部絶縁膜4は 、熱酸化膜3とは組成若しくは密度の異なる絶縁膜であって、第1の開口部に連続した第 2の開口部を有している。

【0139】

加熱反応層8は、p型SiC領域32の表面の一部から内部に進入すると同時に、p型 50

S i C 領域 3 2 の表面から上方に突出して形成されている。そして、加熱反応層 8 の上部 に配設された電極膜 4 7 が、第 2 の開口部から伸延し、第 2 の開口部の周辺に位置するフ ィールド絶縁膜 5 の上部に重畳している。つまり、A 電極膜 4 7 は、第 2 の開口部を完全 に封じるように、第 2 の開口部よりも大きな平面パターンで形成されている。更に、第 2 の開口部を完全に封じた電極膜 4 7 に電気的に接続するように、配線導体素片 9 が形成さ れている。配線導体素片 9 は、半導体装置の主電極配線として機能する。従って、設計に もよるが、配線導体素片 9 は所定のボンディングパッドにまで接続される主電極配線でも 良い。この配線導体素片 9 は、フィールド絶縁膜 5 の上にA 1、A 1 - S i 共晶、A 1 -C u - S i 共晶、C u、T i - W合金等の導電性材料で形成されている。

図12に示す電極膜47は、下部のA1-Si合金膜と上部の未反応のA1膜とからな る積層膜である。AES測定によれば、Ti/A1積層膜を、1000 で2分間熱処理 した場合には、加熱反応層8は、TiCと金属シリコンとを含む固溶体であることが推定 出来る。このTiCと金属シリコンとを含む固溶体からなる加熱反応層8が、金属/半導 体接合におけるショットキー障壁を極めて低くし、且つ、界面のモホロジーを良好にし、 結果として、加熱反応層8を均一に生成出来ると判断される。熱処理前に堆積されるTi /A1積層膜の上層のA1膜を、Si半導体電子デバイスの配線で多用されているA1-Si共晶膜に替えることも出来る。この場合は、電極膜47は、下部のA1-Si合金膜 と上部の未反応のA1-Si合金膜とからなり、Siの組成に分布を有した合金膜となる

[0141]

なお、A1は660 以上の高温にすると融解し、フィールド絶縁膜5との密着性及び 濡れ性が著しく低下するので、第3の実施の形態において、フィールド絶縁膜5の周縁部 に、直接A1層が接触するA1/Ti積層電極は、加熱反応層8形成用の原料となる電極 材料としては適さない。

【0142】

本発明の第1の実施の形態で定義したように、第3の実施の形態に係るオーミック電極 構造体において、「熱酸化膜3とは組成の異なる絶縁膜」とは、PSG膜、BSG、BP SG或いはSi<sub>3</sub>N<sub>4</sub>膜等の絶縁膜の意である。また、「熱酸化膜3とは密度の異なる絶縁 膜」とは、熱酸化膜以外の方法、例えば、CVD法、スパッタリング法、真空蒸着法等で 堆積したSiO<sub>2</sub>膜等の絶縁膜が該当する。熱酸化膜3の厚みは2~50nmであること が望ましい。特に、5~20nmの範囲の熱酸化膜3の厚みが望ましい。第1の実施の形 態で説明したように熱酸化膜3の厚みが、5nmより薄い場合は表面研磨やイオン注入法 で生じたSiC基板1表面の損傷領域を除去する効果ならびに表面の異物を除去する効果 が乏しくなる。一方、熱酸化膜3の厚みが、50nmより厚い場合は過度な熱酸化により SiC基板1表面が次第に荒れ、表面モホロジーが低下するからである。熱酸化膜3の厚 みと上部絶縁膜4の厚みとを合計したフィールド絶縁膜5の総厚は、100nm~3µm であることが望ましい。特に、300nm以上であることが望ましい。また、高耐圧の電 力用半導体装置であれば、800nm以上にすれば良い。但し、フィールド絶縁膜5があ まり厚くなると、クラック等が発生するので、3µm以上は好ましくない。 【0143】

図12に示すようなSiCの熱酸化膜以外の種々のSiO<sub>2</sub>膜等の上部絶縁膜4を、S iCの熱酸化膜3の上部に形成した積層構造を採用すれば、半導体装置の仕様として要求 される耐圧や表面の安定性を確保しつつ、SiCの表面モホロジーを良好に維持出来る。 【0144】

p型SiC領域32の表面正孔密度は、少なくとも1×10<sup>17</sup>/cm<sup>3</sup>以上、好ましく は1×10<sup>18</sup>/cm<sup>3</sup>以上であることが望ましい。SiC基板1の導電型や不純物密度は 第3の実施の形態に係るオーミック電極構造体を利用する半導体装置によって異なる。例 えば、第2の実施の形態に係るオーミック電極構造体の適用例と同様に、種々の半導体電 子デバイスの主電極領域として機能するp型SiC領域32を、その設計に適合して選ば 10

20

れた導電型及び不純物密度を有するSiC基板1の上に(直接若しくは他の半導体領域を 介して)形成可能である。従って、SiC基板1の導電型や不純物密度は、ここでは規定 しない。

(27)

【0145】

次に図13及び図14に示す工程断面図(その1及びその2)を参照しながら本発明の 第3の実施の形態に係るオーミック電極構造体の製造工程を説明する。 【0146】

(イ)第2の実施の形態で説明した方法と全く同様に、フォトリソグラフィ法及びイオ ン注入法等を用いて、p型SiC領域32を、4H-SiC基板1の表面に選択的に形成 する。即ち、SiC基板1の表面に、Alイオン又はBイオンなどのp型不純物イオンを 注入して、熱処理により活性化し、p型SiC領域32を形成する。そして、第2の実施 の形態の製造工程で説明した図10(d)以下の工程とほぼ同様に、十分清浄化されたS iC基板1の表面を、乾燥酸素雰囲気で熱酸化し、表面に熱酸化膜3を成長する。次に、 図13(a)に示すように、熱酸化膜3の上に、常圧CVD法でSiO2膜からなる上部 絶縁膜4を堆積し、2層構造からなるフィールド絶縁膜5を形成する。 【0147】

(ロ)次にフィールド酸絶縁膜5の表面に厚さ1~2µmのフォトレジスト22をスピンナーを用いて塗布する。そして、所定のフォトマスク(レティクル)を用い、フォトレジスト22を選択的に露光し、現像することによって開口部6に対応する部分のフォトレジスト22を除去する。続いて、このフォトレジスト22のパターンをエッチングマスクとして用い、SiC基板1をBHF溶液に浸漬しウェット・エッチングすることで、図13(b)に示すように、フィールド絶縁膜5に開口部6を形成する。

【0148】

(ハ)その後、アセトン又は専用のフォトレジスト剥離液を用いてエッチングに使用し たフォトレジスト22を剥離する。続いて、SiC基板1をBHF溶液に約10秒浸漬し 、フィールド絶縁膜5を僅かにエッチングすることによって、フィールド絶縁膜5に付着 したフォトレジスト22の残滓を完全に除去する。フィールド絶縁膜5に残ったフォトレ ジスト22の残滓は、フィールド絶縁膜5に重畳するように配設する電極膜47(又は1 7,57)のフィールド絶縁膜5に対する付着力を著しく低下させるので、この工程は欠 かせない。BHF溶液を超純水で完全に濯ぎ落とし、乾燥したSiC基板1を速やかに、 蒸着装置のチャンバーの中に据え付け、直ちに真空排気する。所定の到達圧力が得られた ら、開口部6の内部及びフィールド絶縁膜5の表面全面に、図13(c)に示すように、 A1-Ti系電極膜17として、50nm厚のTi層、及びこの上の300nm厚のA1 層からなるTi/A1積層膜を蒸着する。開口部6におけるステップカバレージを向上さ せるため、第1及び第2の実施の形態とは異なり、斜め蒸着法を採用することが好ましい

【0149】

(二) A 1 - T i 系電極膜17としてのT i / A 1 積層膜の真空蒸着後、S i C 基板1 を真空蒸着装置のチャンバーから取り出す。続いて、A 1 - T i 系電極膜(T i / A 1 積 層膜)17の表面に、厚さ1~2µmのフォトレジスト23をスピンナーを用いて塗布す る。そして、所定のフォトマスク(レティクル)を用い、フォトレジスト23を選択的に 露光し、現像することによって、図14(d)に示すように、開口部とその周縁部のフィ ールド絶縁膜5の一部の上部にのみ、選択的にフォトレジスト23を残存させる。 【0150】

(ホ)続いて、このフォトレジスト23のパターンをエッチングマスクとして図14( e)に示すように、開口部とその周縁部のフィールド絶縁膜5の上部の一部にのみ、A1 - T i系電極膜57を残して、他の部分のA1 - T i系電極膜17は除去する。エッチン グはウェット・エッチングでもドライ・エッチングでも構わない。ウェット・エッチング のエッチャントとして燐酸(H<sub>3</sub>PO<sub>4</sub>):硝酸(HNO<sub>3</sub>):酢酸(CH<sub>3</sub>COOH)混合 液を用いることが出来る。ドライ・エッチングのエッチャント・ガスとしては塩素(C1 10

20

30

2):3 臭化ホウ素(BBr<sub>3</sub>)混合ガスを用いることが出来る。エッチングが終了したら 専用のフォトレジスト剥離液に浸漬させ、濯いで乾燥させる。乾燥後、酸素プラズマ灰化 装置にかけ、続いて、Arスパッタエッチャにかけ、フォトレジストの灰化で生じたAl - Ti系電極膜57の表面の酸化膜を完全に除去する。

【0151】

(へ)しかる後、SiC基板1を700 ~1050 の非酸化性雰囲気で短時間(数 分程度)の熱処理を施すと、図14(f)に示すように、Al-Ti系電極膜57とp型 SiC領域32が相互に反応して、両者の界面領域に加熱反応層8が生成される。この際 、熱処理雰囲気に含まれる酸素及び水の分圧は少なくとも、1×10<sup>-3</sup>Pa~1×10<sup>-1</sup> Pa程度に制御する。この結果、加熱反応層8とp型SiC領域32との間で優れた オーミック特性が実現される。Al-Ti系電極膜57として、Ti層の上にAl層を堆 積したTi/Al積層膜においては、主に、熱処理前のTi層が熱処理により加熱反応層 8となる。一方、熱処理前のAl層は、下部にAl-Si合金膜が生成され、上部に未反 応のAl膜が残留するので、Al-Si/Al層からなる電極膜7が加熱反応層8の上に 生成される。熱反応層8としては、金属の炭化物と金属シリコンとを含む固溶体が形成さ れる。

【0152】

(ト)最後に、第1及び第2の実施の形と同様に、SiC基板1の全面にA1等の導体 膜を蒸着して、フォトリソグラフィ法とエッチング法でパターニングして配線導体素片9 を形成し、図12に示すp型SiC領域32に対するオーミック電極構造体が完成する。 なお、配線パターニングのエッチャント(=エッチング液或いはエッチングガス)が電極 膜47を侵す時は、配線導体素片9は必ず電極膜47を覆うように配設する構成とする。 【0153】

20

30

10

本発明の第3の実施の形態に係るオーミック電極構造体の効果を精密に評価するために 、リニアTLMコンタクト群を作製した。 p型SiC領域32(=イオン注入層)の不純 物A1のドーピング密度は加熱反応層8と接する付近で3×10<sup>20</sup>/cm<sup>3</sup>である。フィ ールド絶縁膜5を構成している熱酸化膜3は1100 ドライ酸化膜(10nm厚)、上 部絶縁膜4は常圧CVDで成膜したSiO<sub>2</sub>膜(400nm厚)である。加熱反応層8を 形成するための熱処理温度及び熱処理時間、熱処理雰囲気はそれぞれ1000 、5分、 純Ar雰囲気であった。

【0154】

TLM法により得られたコンタクト抵抗 cは c=6.4×10<sup>-7</sup> cm<sup>2</sup>と第2の 実施の形態のTi/Al積層電極の場合とほぼ同じ値が得られた。

【0155】

(その他の実施の形態)

上記のように、本発明は第1乃至第3の実施の形態によって記載したが、この開示の一部をなす論述及び図面はこの発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。

【0156】

上記の第1乃至第3の実施の形態の製造プロセスにおいては、フィールド絶縁膜5の要 40 素である熱酸化膜3は上部絶縁膜4形成の直前に形成する構成となっているが、図15の 工程断面図に示すように、熱酸化膜の形成を上部絶縁膜4形成の直後にする構成としても 、ほぼ同様な効果が得られる。

【0157】

(イ)例えば、第2の実施の形態で説明した方法と全く同様の方法で、SiC基板1の 表面にp型SiC領域32を形成する。そして、RCA洗浄法等のSiC基板1洗浄法を 用いて、SiC基板1を十分清浄化する。この後、SiC基板1の上に、図15(a)に 示すように、常圧CVD法でSiO2膜等の酸素透過性絶縁膜44を堆積する。 【0158】

(ロ)酸素透過性絶縁膜44を堆積後、図15(b)に示すように、乾燥酸素雰囲気で 50

熱処理し、SiC基板1の表面を熱酸化し、酸素透過性絶縁膜44とSiC基板1との界 面に熱酸化膜3を成長する。第1の実施の形態と同様に、熱酸化膜3の厚さは50nm未 満、好ましくは5~20nmが望ましい。この結果、熱酸化膜3の上に、酸素透過性絶縁 膜(SiO₂膜)44からなる上部絶縁膜4が位置し、2層構造からなるフィールド絶縁 膜5が形成される。

【0159】

(ハ)この後は、第2の実施の形態で説明した図10(f)以下に示す方法と全く同様 の工程を進めることが可能である。即ち、図15(c)に示すように、フィールド酸絶縁 膜5の表面に厚さ1~2µmのフォトレジスト22をスピンナーを用いて塗布する。そし て、所定のフォトマスク(レティクル)を用い、フォトレジスト22を選択的に露光し、 現像することによって開口部6に対応する部分のフォトレジスト22を除去する。続いて 、このフォトレジスト22のパターンをエッチングマスクとして用い、ウェット・エッチ ングすることで、図15(c)に示すように、フィールド絶縁膜5に開口部6を形成する 。この後の説明は、重複するので省略する。

[0160]

図15に示す方法を用いても、10<sup>-6</sup> cm<sup>2</sup>台或いはこれ以下の実用的なコンタクト 抵抗 cを達成することが可能である。

[0161]

更に、図16及び図17の工程断面図(その1及びその2)に示すように、熱酸化膜の 形成を開口部形成の直後に実施しても良い。

[0162]

(イ)例えば、第2の実施の形態で説明した方法と全く同様の方法で、SiC基板1の 表面にp型SiC領域32を形成する。そして、SiC基板1を十分清浄化後、SiC基 板1の上に、図16(a)に示すように、常圧CVD法でSiO<sub>2</sub>膜等の酸素透過性絶縁 膜44を堆積する。

[0163]

(ロ)次に酸素透過性絶縁膜44の表面に厚さ1~2µmのフォトレジスト22をスピ ンナーを用いて塗布する。そして、所定のフォトマスク(レティクル)を用い、フォトレ ジスト22を選択的に露光し、現像することによって開口部6に対応する部分のフォトレ ジスト22を除去する。続いて、このフォトレジスト22のパターンをエッチングマスク として用い、酸素透過性絶縁膜44をウェット・エッチングすることで、図16(b)に 示すように、酸素透過性絶縁膜44に開口部6を形成する。

**[**0164]

(八)開口部6の形成後、アセトン又は専用のフォトレジスト剥離液を用いて、酸素透 過性絶縁膜44のエッチングに使用したフォトレジスト22を剥離する。続いて、SiC 基板1をBHF溶液に約10秒浸漬し、酸素透過性絶縁膜44を僅かにエッチングするこ とによって、酸素透過性絶縁膜44に付着したフォトレジスト22の残滓を完全に除去す る。更に、RCA洗浄法等のSiC基板1洗浄法を用いて、開口部6の内部に露出したS iC基板1の表面を十分清浄化する。そして、図16(c)に示すように、乾燥酸素雰囲 気で熱酸化し、開口部6の内部に露出したSiC基板1の表面、及び酸素透過性絶縁膜4 4とSiC基板1との界面に熱酸化膜3を成長する。開口部6の内部に露出したSiC基 板1の表面の酸化速度は、酸素透過性絶縁膜44とSiC基板1との界面における酸化速 度よりも速いので、開口部6の内部に露出したSiC基板1の表面の方が厚い熱酸化膜が 形成される。酸素透過性絶縁膜44とSiC基板1の表面の方が厚い熱酸化膜が 形成される。酸素透過性絶縁膜44とSiC基板1との界面における熱酸化膜30厚さは 50nm未満、好ましくは5~20nmが望ましい。5nmより薄い場合は表面研磨やイ オン注入法で生じたSiC基板1表面の損傷領域を除去する効果ならびに表面の異物を除 去する効果が乏しく、50nmより厚い場合は過度な熱酸化によりSiC基板1表面が次 第に荒れるからである。

【 0 1 6 5 】

(二)その後、BHF溶液で全面エッチングして、図17(d)に示すように、開口部 <sup>50</sup>

30

40

20

6の内部に露出したSiC基板1の表面の熱酸化膜3を、自己整合的に除く。 【0166】

(ホ)乾燥させたSiC基板1を速やかに、蒸着装置のチャンバーの中に据え付け、直ちに真空排気する。所定の到達圧力が得られたら、開口部6の内部及びフィールド絶縁膜5の表面全面に、図17(e)に示すように、斜め蒸着法でAl-Ti系電極膜17を蒸着する。

【0167】

(へ) A 1 - T i 系電極膜17の真空蒸着後、S i C 基板1を真空蒸着装置のチャンバ ーから取り出す。続いて、A1 - T i 系電極膜17の表面に厚さ1~2µmのフォトレジ スト23をスピンナーを用いて塗布する。そして、所定のフォトマスク(レティクル)を 用い、フォトレジスト23を選択的に露光し、現像することによって、開口部とその周縁 部のフィールド絶縁膜5に重畳する一部にのみ、選択的にフォトレジスト23を残存させ る。続いて、このフォトレジスト23のパターンをエッチングマスクとして図17(f) に示すように、開口部とその周縁部のフィールド絶縁膜5の上部の一部にのみ、A1 - T i 系電極膜57を残して、他の部分のA1 - T i 系電極膜17は除去する。 【0168】

(ト)しかる後、第3の実施の形態で説明した、図14(f)以下の方法と全く同様に 、SiC基板1を700 ~1050 の非酸化性雰囲気で短時間(数分程度)の熱処理 を施し、Al-Ti系電極膜57とp型SiC領域32が相互に反応して、両者の界面領 域に加熱反応層8を生成する。この後の工程の説明は、第3の実施の形態の説明と重複す るので省略する。

20

10

図16及び図17に示す方法を用いても、10<sup>-6</sup> cm<sup>2</sup>台或いはこれ以下の実用的な コンタクト抵抗 cを達成することが可能である。

【0170】

[0169]

また、以上において、パワーデバイス等の半導体電子デバイスに付いて主に記載したが 、本発明は発光ダイオードや半導体レーザ等の半導体発光デバイスやこれを用いた光集積 回路等に適用可能なことは勿論である。

【0171】

このように、本発明はここでは記載していない様々な実施の形態等を含むことは勿論で <sup>30</sup> ある。従って、本発明の技術的範囲は上記の説明から妥当な特許請求の範囲に係る発明特 定事項によってのみ定められるものである。

【図面の簡単な説明】

【図1】 本発明の第1の実施の形態に係るオーミック電極構造体の構成を示す要部断面 図である。

【図2】 オージェ電子分光(AES)法を用いて、本発明の第1の実施の形態に係るオ ーミック電極構造体の深さ方向の組成を分析した結果を示す図である。

【図3】 本発明の第1の実施の形態に係るオーミック電極構造体の製造工程を示す工程 断面図(その1)である。

【図4】 本発明の第1の実施の形態に係るオーミック電極構造体の製造工程を示す工程 40 断面図(その2)である。

【図5】 本発明の第1の実施の形態に係るオーミック電極構造体の製造工程を示す工程 断面図(その3)である。

【図6】 本発明の第1の実施の形態に係るオーミック電極構造体に基づくTLMコンタ クト群の電流 - 電圧特性を示す図である。

【図7】 本発明の第1の実施の形態に係るオーミック電極構造体に基づくTLMコンタ クト群のTLM特性を示す図である。

【図8】 本発明の第2の実施の形態に係るオーミック電極構造体の構成を示す要部断面 図である。

【図9】 本発明の第2の実施の形態に係るオーミック電極構造体の製造工程を示す工程 50

断面図(その1)である。 【図10】 本発明の第2の実施の形態に係るオーミック電極構造体の製造工程を示す工 程断面図(その2)である。 【図11】 本発明の第2の実施の形態に係るオーミック電極構造体の製造工程を示す工 程断面図(その3)である。 【図12】 本発明の第3の実施の形態に係るオーミック電極構造体の構成を示す要部断 面図である。 【図13】 本発明の第3の実施の形態に係るオーミック電極構造体の製造工程を示す工 程断面図(その1)である。 10 【図14】 本発明の第3の実施の形態に係るオーミック電極構造体の製造工程を示す工 程断面図(その2)である。 【図15】 本発明の他の実施の形態に係るオーミック電極構造体の製造工程を示す工程 断面図である。 【図16】 本発明の更に他の実施の形態に係るオーミック電極構造体の製造工程を示す 工程断面図(その1)である。 【図17】 本発明の更に他の形態に係るオーミック電極構造体の製造工程を示す工程断 面図(その2)である。 【符号の説明】 1 SiC基板1 20 2,32 p型SiC領域 3 熱酸化膜 4 上部絶縁膜 5 フィールド絶縁膜 6 フィールド絶縁膜の開口部 7,47 電極膜 8 加熱反応層 8 9 配線導体素片 17,27,57 Al-Ti系電極膜 19 A l 膜 30 20 エピタキシャル成長層 21 エッチングマスク 22,23、34 フォトレジスト 33 イオン注入マスク 35 イオン注入スルー膜

4.4 酸素透過性絶縁膜



(32)

【図2】



【図3】

工程断面図(その1)























【図7】



【図8】



















【図12】



【図13】









【図15】







【図17】

工程断面図(その2)













【図16】

フロントページの続き

| (51)Int.CI. |        |           | FΙ      |       |      |
|-------------|--------|-----------|---------|-------|------|
| H 0 1 L     | 21/336 | (2006.01) | H 0 1 L | 29/78 | 652T |
| H 0 1 L     | 29/12  | (2006.01) | H 0 1 L | 29/78 | 652M |
| H 0 1 L     | 21/337 | (2006.01) | H 0 1 L | 29/80 | C    |
| H 0 1 L     | 29/808 | (2006.01) | H 0 1 L | 29/91 | F    |
| H 0 1 L     | 29/861 | (2006.01) | H 0 1 L | 33/00 | E    |
| H 0 1 L     | 33/00  | (2006.01) |         |       |      |

## 審查官 辻 弘輔

(56)参考文献 特開平04-317374(JP,A) 特開平02-196421(JP,A) 特開平02-045976(JP,A) 特開平08-064802(JP,A) 特開平10-125620(JP,A) 特開平06-168906(JP,A) 特開平05-055569(JP,A) 特開平08-115889(JP,A) 特開平08-115889(JP,A) J. Crofton, P. A. Barnes, J. R. Williams, J. A. Edmond, Contact resistance measurement s on p-type 6H-SiC, Applied Physics Letters, 1993年 1月25日, Volume 62, Issue 4, pp. 384-386

## (58)調査した分野(Int.Cl., DB名)

H01L21/28H01L21/331H01L21/337H01L29/12H01L29/73H01L29/744H01L29/808H01L29/801H01L29/801H01L33/00